ZHCSH72K September   2011  – October 2025 LMK00301

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
    1. 7.1 差分电压测量术语
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 VCC 和 VCCO 电源
    4. 8.4 器件功能模式
      1. 8.4.1 时钟输入
      2. 8.4.2 时钟输出
        1. 8.4.2.1 基准输出
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 驱动时钟输入
        2. 9.2.1.2 晶体接口
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 终止和使用时钟驱动器
          1. 9.2.2.1.1 直流耦合差分操作的端接
          2. 9.2.2.1.2 交流耦合差分操作的端接
          3. 9.2.2.1.3 单端操作的端接
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 电源时序
      2. 9.3.2 电流消耗和功率耗散计算
        1. 9.3.2.1 功率耗散示例 1:独立 VCC 和 VCCO 电源且含未使用输出
        2. 9.3.2.2 功率耗散示例 2:最坏情况下的功耗
      3. 9.3.3 电源旁路
        1. 9.3.3.1 电源纹波抑制
      4. 9.3.4 热管理
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
直流耦合差分操作的端接

对于 LVDS 驱动器的直流耦合操作,在尽可能靠近 LVDS 接收器的位置端接 100Ω 电阻器,如图 9-6 所示。

LMK00301 直流耦合差分 LVDS 操作(接收器无偏置)图 9-6 直流耦合差分 LVDS 操作(接收器无偏置)

对于 HCSL 驱动器的直流耦合操作,在驱动器输出端附近使用 50Ω 电阻器接地,如图 9-7 所示。可以使用串联电阻器 Rs 来限制由快速瞬态电流引起的过冲。由于 HCSL 驱动器需要直流接地路径,因此不允许在输出驱动器和 50Ω 端接电阻器之间使用交流耦合。

LMK00301 HCSL 操作,直流耦合图 9-7 HCSL 操作,直流耦合

对于 LVPECL 驱动器的直流耦合操作,在 Vcco - 2V 处端接 50Ω 电阻器,如图 9-8 所示。对于 Vcco(输出驱动器电源电压)= 3.3V 和 2.5V 的情况,也可采用戴维南等效电路端接,如图 9-9 所示。在戴维南等效电路中,电阻分压器将输出端接电压 (VTT) 设置为 Vcco - 2V。

LMK00301 直流耦合差分 LVPECL 操作图 9-8 直流耦合差分 LVPECL 操作
LMK00301 直流耦合差分 LVPECL 操作(戴维南等效电路)图 9-9 直流耦合差分 LVPECL 操作(戴维南等效电路)