ZHCSH72K September   2011  – October 2025 LMK00301

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
    1. 7.1 差分电压测量术语
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 VCC 和 VCCO 电源
    4. 8.4 器件功能模式
      1. 8.4.1 时钟输入
      2. 8.4.2 时钟输出
        1. 8.4.2.1 基准输出
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 驱动时钟输入
        2. 9.2.1.2 晶体接口
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 终止和使用时钟驱动器
          1. 9.2.2.1.1 直流耦合差分操作的端接
          2. 9.2.2.1.2 交流耦合差分操作的端接
          3. 9.2.2.1.3 单端操作的端接
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 电源时序
      2. 9.3.2 电流消耗和功率耗散计算
        1. 9.3.2.1 功率耗散示例 1:独立 VCC 和 VCCO 电源且含未使用输出
        2. 9.3.2.2 功率耗散示例 2:最坏情况下的功耗
      3. 9.3.3 电源旁路
        1. 9.3.3.1 电源纹波抑制
      4. 9.3.4 热管理
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息

驱动时钟输入

LMK00301 具有两个通用输入(CLKin0/CLKin0* 和 CLKin1/CLKin1*),可接受符合电气特性 中规定输入要求的交流耦合或直流耦合 3.3V 或 2.5V LVPECL、LVDS、CML、SSTL 及其他差分和单端信号。由于具有宽输入共模电压范围 (VCM) 和输入电压摆幅 (VID)/动态范围,该器件可以接受各种信号。对于 50% 占空比和直流平衡信号,还可以采用交流耦合将输入信号移位到 VCM 范围内。请参阅终止和使用时钟驱动器 以了解信号接口和端接技术。

为了实现可能的更佳相位噪声和抖动性能,输入必须具有 3V/ns(差分)或更高的高压摆率。以较低的压摆率驱动输入可降低本底噪声和抖动。因此,TI 建议使用差分信号输入而不是单端信号,因为这种信号输入通常可提供更高的压摆率和共模抑制。请参阅典型特性 部分中的本底噪声与 CLKin 压摆率间的关系RMS 抖动与 CLKin 压摆率间的关系 图。

虽然 TI 建议使用差分信号输入来驱动 CLKin/CLKin* 对,但如果时钟符合电气特性 中列出的 CLKin 引脚的单端输入规格,也可以使用单端时钟来驱动。对于较大的单端输入信号(例如 3.3V 或 2.5V LVCMOS),需在输入端附近放置一个 50Ω 负载电阻器,用于信号衰减以防止输入过驱,以及用于线路端接以最大程度地减少反射。同样,单端输入压摆率必须尽可能高,以更大限度地减少性能下降。CLKin 输入的内部偏置电压约为 1.4V,因此输入可以进行交流耦合,如图 9-2 所示。LVCMOS 驱动器的输出阻抗加上 Rs 必须接近 50Ω,以匹配传输线路和负载终端的特征阻抗。

LMK00301 交流耦合单端 LVCMOS 输入图 9-2 交流耦合单端 LVCMOS 输入

单端时钟也可以直流耦合到 CLKinX,如图 9-3 所示。在 CLKinX 输入端附近放置 50Ω 负载电阻,用于信号衰减和线路端接。由于驱动器单端摆幅的一半 (VO,PP/2) 驱动 CLKinX,因此 CLKinX* 必须从外部偏置到衰减输入摆幅的中点电压 ((VO,PP/2) × 0.5)。外部偏置电压必须在规定的输入共模电压 (VCM) 范围内。这可以通过使用 kΩ 范围内的外部偏置电阻器(RB1 和 RB2)或另一个低噪声电压基准来实现。这验证了输入摆幅在输入压摆率最高点是否超过阈值电压。

如果 CLKinX 输入端采用 50Ω 负载直流端接时,LVCMOS 驱动器无法实现足够摆幅,如图 9-3 所示,则可考虑通过电容器 (CAC) 将 50Ω 负载端接至地。这种交流端接可阻断驱动器上的直流负载电流,因此输入端电压摆幅由源端(Ro+Rs)与 50Ω 负载电阻构成的分压电路决定。CAC 的值取决于 50Ω 传输线路的布线延迟 Td;

方程式 1. CAC ≥ 3 × Td / 50Ω
LMK00301 单端 LVCMOS 输入,直流耦合并带共模偏置图 9-3 单端 LVCMOS 输入,直流耦合并带共模偏置

如果未使用晶体振荡器电路,则可以使用单端外部时钟驱动 OSCin 输入,如图 9-4 所示。输入时钟必须交流耦合到 OSCin 引脚(该引脚具有内部生成的输入偏置电压),并且 OSCout 引脚必须保持悬空。虽然 OSCin 提供了一个多路复用外部时钟的备用输入,但 TI 建议使用任一通用输入 (CLKinX),因为这些输入可提供更高的工作频率、更好的共模和电源噪声抑制,并在电源电压和温度变化范围内具有更优的性能。

LMK00301 使用单端输入驱动 OSCin图 9-4 使用单端输入驱动 OSCin