ZHCSH72K September 2011 – October 2025 LMK00301
PRODUCTION DATA
LMK00301 具有两个通用输入(CLKin0/CLKin0* 和 CLKin1/CLKin1*),可接受符合电气特性 中规定输入要求的交流耦合或直流耦合 3.3V 或 2.5V LVPECL、LVDS、CML、SSTL 及其他差分和单端信号。由于具有宽输入共模电压范围 (VCM) 和输入电压摆幅 (VID)/动态范围,该器件可以接受各种信号。对于 50% 占空比和直流平衡信号,还可以采用交流耦合将输入信号移位到 VCM 范围内。请参阅终止和使用时钟驱动器 以了解信号接口和端接技术。
为了实现可能的更佳相位噪声和抖动性能,输入必须具有 3V/ns(差分)或更高的高压摆率。以较低的压摆率驱动输入可降低本底噪声和抖动。因此,TI 建议使用差分信号输入而不是单端信号,因为这种信号输入通常可提供更高的压摆率和共模抑制。请参阅典型特性 部分中的本底噪声与 CLKin 压摆率间的关系 和 RMS 抖动与 CLKin 压摆率间的关系 图。
虽然 TI 建议使用差分信号输入来驱动 CLKin/CLKin* 对,但如果时钟符合电气特性 中列出的 CLKin 引脚的单端输入规格,也可以使用单端时钟来驱动。对于较大的单端输入信号(例如 3.3V 或 2.5V LVCMOS),需在输入端附近放置一个 50Ω 负载电阻器,用于信号衰减以防止输入过驱,以及用于线路端接以最大程度地减少反射。同样,单端输入压摆率必须尽可能高,以更大限度地减少性能下降。CLKin 输入的内部偏置电压约为 1.4V,因此输入可以进行交流耦合,如图 9-2 所示。LVCMOS 驱动器的输出阻抗加上 Rs 必须接近 50Ω,以匹配传输线路和负载终端的特征阻抗。
图 9-2 交流耦合单端 LVCMOS 输入单端时钟也可以直流耦合到 CLKinX,如图 9-3 所示。在 CLKinX 输入端附近放置 50Ω 负载电阻,用于信号衰减和线路端接。由于驱动器单端摆幅的一半 (VO,PP/2) 驱动 CLKinX,因此 CLKinX* 必须从外部偏置到衰减输入摆幅的中点电压 ((VO,PP/2) × 0.5)。外部偏置电压必须在规定的输入共模电压 (VCM) 范围内。这可以通过使用 kΩ 范围内的外部偏置电阻器(RB1 和 RB2)或另一个低噪声电压基准来实现。这验证了输入摆幅在输入压摆率最高点是否超过阈值电压。
如果 CLKinX 输入端采用 50Ω 负载直流端接时,LVCMOS 驱动器无法实现足够摆幅,如图 9-3 所示,则可考虑通过电容器 (CAC) 将 50Ω 负载端接至地。这种交流端接可阻断驱动器上的直流负载电流,因此输入端电压摆幅由源端(Ro+Rs)与 50Ω 负载电阻构成的分压电路决定。CAC 的值取决于 50Ω 传输线路的布线延迟 Td;
图 9-3 单端 LVCMOS 输入,直流耦合并带共模偏置如果未使用晶体振荡器电路,则可以使用单端外部时钟驱动 OSCin 输入,如图 9-4 所示。输入时钟必须交流耦合到 OSCin 引脚(该引脚具有内部生成的输入偏置电压),并且 OSCout 引脚必须保持悬空。虽然 OSCin 提供了一个多路复用外部时钟的备用输入,但 TI 建议使用任一通用输入 (CLKinX),因为这些输入可提供更高的工作频率、更好的共模和电源噪声抑制,并在电源电压和温度变化范围内具有更优的性能。
图 9-4 使用单端输入驱动 OSCin