ZHCAEQ8 July 2024 FDC1004 , FDC1004-Q1
通常,基准引脚由低阻抗 (< 10Ω) 电压源或缓冲器驱动,以防止电阻反馈网络负载下降。但是,某些系统应用可能需要外部负载电阻,如表 5-2 中所列。
| 应用类型 | 应用优势 |
|---|---|
| 使用电压电源轨上的电阻分压器(通常为 VS) | 降低系统成本和 BOM |
| 使用 RC 低通滤波器降低基准电压源的噪声或过冲 | 降低测量噪声,尤其是对于单端 ADC 测量。减少 VREF 源上的容性负载 |
器件基准/偏置引脚上的输入电阻可以产生明显的单端误差,但只需测量差分输出电压 (VOUT, differential)(即相对于基准引脚 (VREF) 的 VOUT)和/或执行单点系统校准,即可消除大部分误差。有关加载 REF 引脚产生的误差的详细分析,请参阅驱动电流检测放大器的电压基准引脚 应用手册。