ZHCACB3I May 2022 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP , AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1 , AM62P , AM62P-Q1
建议使用同一电源为处理器内核电源 VDD_CORE 与外设内核电源 VDDA_CORE_CSI_DSI、VDDA_CORE_DSI_CLK、VDDA_CORE_USB 和 VDDA_DDR_PLL0 供电,这些电源可配置为在 0.75V 或 0.85V 电压下工作(根据建议工作条件 (ROC) 指定的标称工作电压)。当处理器内核和外设内核电源在 0.75V 电压下工作时,建议在 0.85V 电源之前斜升 0.75V 电源。
MMC0、VDD_MMC0(引脚 1K3,从 SR1.2 重命名为 VDDR_CORE)和 VDDA_0P85_DLL_MMC0(引脚 1J1,从 SR1.2 命名为 VDDR_CORE)的外设内核电源指定在 0.85V 下工作(使用或不使用 MMC0 接口 (eMMC) 时)。
建议将 VDD_MMC0 和 VDDA_0P85_DLL_MMC0(从 SR1.2)连接到与 VDDR_CORE 相同的电源。进行了电源改动以增强 AM62Px eMMC 接口速度性能。
MMC0 接口的处理器特定数据表的最新版本中有引脚连接要求的更新。建议查看 MMC0 (eMMC) 接口的引脚连接要求,并且 MMC0 电源和信号也遵循相同要求。
如果在当前的定制电路板设计中未使用 MMC0 (eMMC) 接口,VDD_CORE 配置为 0.75V,每个焊球(VDD_MMC0 (1K3)、VDDA_0P85_DLL_MMC0 (1J1))与 VDD_CORE 连接到同一电源,建议提供配置来将 VDD_MMC0、VDDA_0P85_DLL_MMC0(两个引脚都重命名为 VDDR_CORE)连接到 0.85V (VDDR_CORE),使设计兼容使用来自 SR1.2 的处理器器件修订版本。
VDDR_CORE 的额定工作电压为 0.85V。当 VDD_CORE 在0.85V 下运行时,建议将 VDD_CORE 和 VDDR_CORE 一起斜升(由同一电源供电)。
建议始终连接 VDDS_OSC0 和 VDDA_MCU 电源。
该处理器系列支持多个模拟电源引脚,这些引脚可为 VDDA_MCU、VDDA_PLLx [x = 0-4]、VDDA_1P8_CSI_DSI 和 VDDA_1P8_OLDI0 等敏感模拟电路供电。建议使用滤波(铁氧体)电源。
建议将 VDDA_1P8_USB(滤波)和 VDDA_3P3_USB 连接到 3.3V 模拟电源,以支持 USB2.0 接口。
已在以下数据表中对 VDD_MMC0、VDDA_0P85_DLL_MMC0(两个引脚都重命名为 VDDR_CORE)进行了以下更新:
SPRSP89B–2023 年 12 月–2025 年 8 月修订(AM62Px Sitara 处理器数据表(修订版 B))
更多信息,请参阅处理器特定数据表的建议运行条件 部分和电源时序 部分。
有关 eMMC 存储器接口 HS400 支持的更多信息,请参阅以下常见问题解答: