ZHCACB3I May 2022 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP , AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1 , AM62P , AM62P-Q1
该处理器系列支持 1 个外设实例 MMC0。MMC0 支持 8 位 eMMC(MMC0 接口符合 JEDEC eMMC 电气标准 v5.1 (JESD84-B51))接口。处理器内部实现的 eMMC 接口是一个专用的硬宏 PHY。处理器特定数据表的引脚属性(AMH 封装)表中的“MUX 模式”、DSIS 和“复位后的 MUX 模式”列为空白,因为引脚(接口)由硬宏 PHY 实现(不支持引脚多路复用)。
查阅 eMMC 相关器件勘误表 AM62Px Sitara™ 处理器器件勘误表、器件修订版本 1.0、1.1。建议提供配置,将 VDDA_0P85_DLL_MMC0、VDD_MMC0 和 VDDR_CORE 连接到同一电源,以便支持未来的增强功能(并保持当前使用的器件修订版本与下一个后续器件修订版本之间的兼容性)。请参阅以上部分:内核和外设电源的 AM62Px。
有关 eMMC 存储器接口 HS400 支持的更多信息,请参阅以下常见问题解答:
[常见问题解答] AM62P/AM62P-Q1 定制电路板硬件设计 – 支持 HS400 的电源连接和电路板布局建议
电源引脚 ROC 和命名规则发生变化,以支持 HS400。有关详细信息,请参阅处理器特定数据表。
有关 eMMC 内存接口的更多信息,请参阅以下常见问题解答:
如需更多信息,请参阅处理器特定数据表的 MMC0 - eMMC 接口一节。