ZHCACB3I May 2022 – September 2025 AM620-Q1 , AM623 , AM625 , AM625-Q1 , AM625SIP , AM62A1-Q1 , AM62A3 , AM62A3-Q1 , AM62A7 , AM62A7-Q1 , AM62D-Q1 , AM62P , AM62P-Q1
请参阅有链接的部分,了解如何实现串联电阻器和并联拉电阻器:处理器特定 SK 与数据表。
处理器系列支持一个 (x1) 可配置为 OSPI0 或 QSPI0 接口的八路串行外设接口 (OSPI0) 实例。OSPI0 是一种串行外设接口 (SPI) 模块,允许对外部闪存器件进行单路、双路、四路或八路读取和写入访问。OSPI0 实例支持具有 DDR/SDR 支持的 OSPI/QSPI 接口。OSPI0 支持串行 NAND 和串行 NOR 闪存设备。OSPI0 外设具有内存映射寄存器接口,可提供直接内存接口用于从外部闪存器件访问数据,从而简化软件要求。
OSPI0 外设用于以内存映射直接模式(例如处理器希望直接从外部闪存执行代码)传输数据或以间接模式传输数据,其中模块设置为静默执行某些请求的操作,通过中断或状态寄存器发出完成信号。
对于间接操作,数据通过内部 SRAM 在系统存储器和外部闪存之间传输,器件控制器以低延迟系统速度加载该内部 SRAM 以进行写入,卸载以进行读取。中断或状态寄存器用于识别应使用用户可编程配置寄存器访问该 SRAM 的特定时间。
有关详细信息,请参阅处理器特定数据表的 OSPI/QSPI/SPI 电路板设计和布局布线指南 一节。
有关 OSPI 或 QSPI 存储器接口的更多信息,请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM62L/AM62Ax/AM62D-Q1/AM62Px 定制电路板硬件设计的设计建议/常见错误 — OSPI/QSPI 存储器接口