ZHCSYV7B July 2010 – September 2025 UCC28070-Q1
PRODUCTION DATA
VSENSE 输入的主要目的是将输出电压反馈提供给电压控制环路。因此,需要在输出电容和 VSENSE 引脚之间设计并连接一个传统的分压电阻网络,以根据 VSENSE 上的 3V 稳压电压设置所需的输出电压。
UCC28070-Q1 的一个独特之处在于,需要在指示器的 VIN 侧同样布置一个电阻分压器网络并连接到 VINAC 引脚。这为线性乘法器和电流合成器电路提供了所需的调整比例输入电压监测。VINAC 网络的实际电阻不必与 VSENSE 网络完全相同,但两个分压网络的衰减比 (kR) 必须相等,以保证 PFC 正常运行。

在嘈杂的较大的环境中,在 VSENSE 和 VINAC 输入端加上小型滤波电容可能会大有裨益,以避免过量噪声引起的失稳。如果应用,RC 时间常数不得超过 VSENSE 输入端的 100μs,以避免输出瞬态响应出现显著延迟。RC 时间常数也不得超过 VINAC 输入端的 100μs,以避免波形过零降级。通常,采用 3 / fPWM 的时间常数足以滤除 VSENSE 和 VINAC 上的典型噪声。在具体应用中,可能需要通过设计和测试迭代来确定最佳滤波量。