ZHCSYV7B July 2010 – September 2025 UCC28070-Q1
PRODUCTION DATA
UCC28070-Q1 可在 10V 至 21V 的 VCC 偏置电源电压范围内运行。欠压锁定 (UVLO) 阈值可防止 PFC 激活,直到 VVCC > 10.2V,而 1V 的迟滞电压可确保使用驱动能力可能不足的偏置电源时,仍能可靠启动。VCC 引脚上的内部 25V 类齐纳钳位电路,其设计目的仅仅是保护器件免受来自偏置电源的、能量有限的短暂浪涌冲击;严禁将其与电流受限型电源配合用作稳压器。
至少必须在靠近器件引脚的 VCC 和 GND 之间施加一个 0.1μF 陶瓷旁路电容器,以实现对偏置电源的本地滤波。根据 IVCC 峰值电流大小和持续时间,可能需要较大的值,以便尽可能地减小 VCC 上的纹波电压。
为实现从 UVLO 状态的平滑过渡并尽可能早地提供 6V 基准电压,VREF 输出通常在 VVCC 超过 8V 时便已启用。
VREF 电路专用于为所有内部控制电路提供偏置,并可有限地用于外部电路。至少必须在靠近器件引脚的 VREF 和 GND 之间连接一个 22nF 的陶瓷旁路电容器,以确保电路的稳定性。VREF 引脚上的外部负载电流必须限制在 2mA 以下,否则可能会导致调节性能下降。