ZHCSYV7B July   2010  – September 2025 UCC28070-Q1

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 典型特性
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  交错式
      2. 6.3.2  对 PWM 频率和最大占空比钳位进行编程
      3. 6.3.3  频率抖动(幅度与速率)
      4. 6.3.4  外部时钟同步
      5. 6.3.5  多相运行
      6. 6.3.6  VSENSE 和 VINAC 电阻器配置
      7. 6.3.7  VSENSE 和 VINAC 开路保护
      8. 6.3.8  电流合成器
      9. 6.3.9  可编程峰值电流限制
      10. 6.3.10 线性乘法器与量化电压前馈
      11. 6.3.11 增强型瞬态响应(VA 转换率改正)
      12. 6.3.12 偏置电压(VCC 和 VREF)
      13. 6.3.13 PFC 启用和禁用
      14. 6.3.14 自适应软启动
      15. 6.3.15 PFC 启动保持
      16. 6.3.16 输出过压保护 (OVP)
      17. 6.3.17 零功耗检测
      18. 6.3.18 热关断
      19. 6.3.19 电流环路补偿
      20. 6.3.20 电压环路补偿
    4. 6.4 器件功能模式
  8. 应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
        1. 7.2.2.1 输出电流计算
        2. 7.2.2.2 桥式整流器
        3. 7.2.2.3 PFC 电感器(L1和 L2)
        4. 7.2.2.4 PFC MOSFET(M1和 M2)
        5. 7.2.2.5 PFC 二极管
        6. 7.2.2.6 PFC 输出电容器
        7. 7.2.2.7 电流环路反馈配置(电流变压器匝数比 NCT 和电流感应电阻器 RS 的大小)
        8. 7.2.2.8 电流传感偏移和 PWM 斜坡以提高防噪性能
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 器件和文档支持
    1. 8.1 文档支持
      1. 8.1.1 相关文档
    2. 8.2 接收文档更新通知
    3. 8.3 支持资源
    4. 8.4 商标
    5. 8.5 静电放电警告
    6. 8.6 术语表
  10. 修订历史记录
  11. 10机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

外部时钟同步

UCC28070-Q1 的设计还支持轻松同步至几乎所有外部频率源。通过禁用频率抖动功能(将 CDR 引脚电压拉至 5V 以上),可启用 SYNC 电路,使内部振荡器能够与 RDM 引脚上的脉冲信号同步。为了确保在 GDA 和 GDB 输出之间保持精确的 180° 相移,在 RDM 引脚上出现的脉冲的频率 (fSYNC) 必须是所需 fPWM 的两倍。例如,如果需要 100kHz 的 PWM 开关频率,则 fSYNC 必须为 200kHz。

方程式 7. fPWM=fSYNC2,  therefore   fSYNC=2×fPWM 

为了确保内部振荡器不会干扰 SYNC 功能,必须调整 RRT 的大小以将内部振荡器频率设置为比最小预期 fSYNC 低约 10%。

方程式 8. UCC28070-Q1

必须注意的是,由于 PWM 斜坡电流和 RRT 之间的直接相关性,PWM 调制器增益降低了与调整后的 RRT 等效的系数。必须根据电流环补偿中所示的 kSYNC 系数,相应调整电流环路的增益。

还需注意,在外部同步期间,最大占空比钳位的可编程性会受到影响。负责设置最大占空比的内部时序电路,会在同步脉冲的下降沿启动。因此,RDMX 的选择取决于同步脉冲宽度 (tSYNC)。在这种情况下,tSYNC 是脉冲宽度;tSYNC 不是 fSYNC 的反向。

方程式 9. UCC28070-Q1 (For use in RDMX equation immediately below.)
方程式 10. UCC28070-Q1

因此,为最大限度减少 tSYNC 的影响,采用可行的最小同步脉冲宽度显然更为有利(具体最小允许脉冲宽度请参见电气特性表)。

注:

当使用外部同步时,内部时序电路与 SYNC 信号下降沿之间存在约 50ns 至 100ns 的传播延迟,这可能导致在最高开关频率下关断时间缩短。因此,在高 SYNC 频率下,必须将 RDMX 值按 (tSYNC – 0.1μs) / tSYNC 略微下调以进行补偿。在较低的 SYNC 频率下,该延迟仅占 PWM 周期的极小部分,可忽略不计。

注:

UCC28070-Q1 器件中的振荡器设计不支持外部 SYNC 频率的大范围变化。SYNC 频率的变化幅度不得超过标称 fSYNC 的 ±10%(如 方程式 8 中所述)。fSYNC 过度变化可能会导致控制器发生故障。RRT 值必须在最低 fSYNC 下计算。