ZHCSWE2 May 2024 PCM1841-Q1
ADVANCE INFORMATION
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|---|---|
| ADC 配置 | |||||||
| 交流输入阻抗 | 输入引脚 INxP 或 INxM | 2.5 | kΩ | ||||
| 线路/麦克风输入录音的 ADC 性能:AVDD 3.3V 运行电压 | |||||||
| 差分输入满量程交流信号电压 | 交流耦合输入 | 2 | VRMS | ||||
| SNR | 信噪比,A 加权(1)(2) | 选择 IN1 差分输入,交流信号对地短路,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB) | 115 | 122 | dB | ||
| 选择 IN1 差分输入,交流信号对地短路,禁用 DRE | 106 | 112 | |||||
| DR | 动态范围,A 加权(2) | 选择 IN1 差分输入,–60dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB) | 123 | dB | |||
| 选择 IN1 差分输入,–60dB 满量程交流信号输入,禁用 DRE | 113 | ||||||
| THD+N | 总谐波失真(2)(3) | 选择 IN1 差分输入,–1dB 满量程交流信号输入,启用 DRE(DRE_LVL = –36dB,DRE_MAXGAIN = 24dB) | -98 | -80 | dB | ||
| 选择 IN1 差分输入,–1dB 满量程交流信号输入,禁用 DRE | -98 | ||||||
| ADC 其他参数 | |||||||
| 输出数据采样速率 | 7.35 | 192 | kHz | ||||
| 输出数据样本字长 | 32 | 位 | |||||
| 通道间隔离 | –1dB 满量程交流信号输入至非测量通道 | -124 | dB | ||||
| 通道间增益不匹配 | –6dB 满量程交流信号输入 | 0.1 | dB | ||||
| 增益漂移 | 在15°C 至 35°C 的温度范内 | -4.4 | ppm/°C | ||||
| 通道间相位不匹配 | 1kHz 正弦信号 | 0.02 | 度 | ||||
| 相位漂移 | 1kHz 正弦信号,在 15°C 至 35°C 的温度范围内 | 0.0005 | 度/°C | ||||
| PSRR | 电源抑制比 | 100mVPP,AVDD 上 1kHz 正弦信号,选择差分输入,0dB 通道增益 | 102 | dB | |||
| CMRR | 共模抑制比 | 选择差分麦克风输入,100mVPP,两个引脚上都为 1kHz 信号并在输出端测量电平 | 60 | dB | |||
| 麦克风偏置 | |||||||
| MICBIAS 噪声 | BW = 20Hz 至 20kHz,A 加权,MICBIAS 和 AVSS 之间具有 1μF 电容器 | 1.6 | µVRMS | ||||
| MICBIAS 电压 | VREF | V | |||||
| MICBIAS 电流驱动 | 20 | mA | |||||
| MICBIAS 负载调节 | 在高达最大负载下测得 | 0 | 0.6 | 1.8 | % | ||
| MICBIAS 过流保护阈值 | 22 | mA | |||||
| 数字 I/O | |||||||
| VIL(SHDNZ) | 低电平数字输入逻辑电压阈值 | SHDNZ 引脚 | -0.3 | 0.25 × IOVDD | V | ||
| VIH(SHDNZ) | 高电平数字输入逻辑电压阈值 | SHDNZ 引脚 | 0.75 × IOVDD | IOVDD + 0.3 | V | ||
| VIL | 低电平数字输入逻辑电压阈值 | 所有数字引脚,IOVDD 1.8V 运行电压 | -0.3 | 0.3 × IOVDD | V | ||
| 所有数字引脚,IOVDD 3.3V 运行电压 | -0.3 | 0.8 | |||||
| VIH | 高电平数字输入逻辑电压阈值 | 所有数字引脚,IOVDD 1.8V 或 3.3V 运行电压 | 0.7 × IOVDD | IOVDD + 0.3 | V | ||
| VOL | 低电平数字输出电压 | 所有数字引脚,IOL = –2mA,IOVDD 1.8V 运行电压 | 0.45 | V | |||
| 所有数字引脚,IOL = –2mA,IOVDD 3.3V 运行电压 | 0.4 | ||||||
| VOH | 高电平数字输出电压 | 所有数字引脚,IOH = 2mA,IOVDD 1.8V 运行电压 | IOVDD – 0.45 | V | |||
| 所有数字引脚,IOH = 2mA,IOVDD 3.3V 运行电压 | 2.4 | ||||||
| IIH | 数字输入的输入逻辑高电平泄漏电流 | 所有数字引脚,输入 = IOVDD | -5 | 0.1 | 5 | µA | |
| IIL | 数字输入的输入逻辑低电平泄漏电流 | 所有数字引脚,输入 = 0V | -5 | 0.1 | 5 | µA | |
| CIN | 数字输入的输入电容 | 所有数字引脚 | 5 | pF | |||
| 典型电源电流消耗 | |||||||
| IAVDD | 硬件关断模式下的电流消耗 | SHDNZ = 0,AVDD = 3.3V,内部 AREG | 1 | µA | |||
| IIOVDD | SHDNZ = 0,所有外部时钟均停止,IOVDD = 3.3V | 0.2 | |||||
| IIOVDD | SHDNZ = 0,所有外部时钟均停止,IOVDD = 1.8V | 0.15 | |||||
| IAVDD | ADC 4 通道在 fS 16kHz、BCLK = 256 × fS 且禁用 DRE 时的电流消耗 | AVDD = 3.3V,内部 AREG | 21.3 | mA | |||
| IIOVDD | IOVDD = 3.3V | 0.15 | |||||
| IIOVDD | IOVDD = 1.8V | 0.04 | |||||
| IAVDD | ADC 4 通道在 fS 48kHz、BCLK = 256 × fS 且禁用 DRE 时的电流消耗 | AVDD = 3.3V,内部 AREG | 22.9 | mA | |||
| IIOVDD | IOVDD = 3.3V | 0.25 | |||||
| IIOVDD | IOVDD = 1.8V | 0.1 | |||||
| IAVDD | ADC 4 通道在 fS 48kHz、BCLK = 256 × fS且启用 DRE 时的电流消耗 | AVDD = 3.3V,内部 AREG | 25.0 | mA | |||
| IIOVDD | IOVDD = 3.3V | 0.25 | |||||
| IIOVDD | IOVDD = 1.8V | 0.1 | |||||