ZHCSWE2 May   2024 PCM1841-Q1

ADVANCE INFORMATION  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4引脚配置和功能
  6. 5规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求:TDM、I2S 或 LJ 接口
    7. 5.7 开关特性:TDM、I2S 或 LJ 接口
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 6详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 硬件控制
      2. 6.3.2 音频串行接口
        1. 6.3.2.1 时分多路复用 (TDM) 音频接口
        2. 6.3.2.2 IC 间音频 (I2S) 接口
        3. 6.3.2.3 左对齐 (LJ) 接口
      3. 6.3.3 锁相环 (PLL) 和时钟生成
      4. 6.3.4 输入通道配置
      5. 6.3.5 基准电压
      6. 6.3.6 麦克风偏置
      7. 6.3.7 信号链处理
        1. 6.3.7.1 数字高通滤波器
        2. 6.3.7.2 可配置数字抽取滤波器
          1. 6.3.7.2.1 线性相位滤波器
            1. 6.3.7.2.1.1 采样速率:8kHz 或 7.35kHz
            2. 6.3.7.2.1.2 采样速率:16kHz 或 14.7kHz
            3. 6.3.7.2.1.3 采样速率:24kHz 或 22.05kHz
            4. 6.3.7.2.1.4 采样速率:32kHz 或 29.4kHz
            5. 6.3.7.2.1.5 采样速率:48kHz 或 44.1kHz
            6. 6.3.7.2.1.6 采样速率:96kHz 或 88.2kHz
            7. 6.3.7.2.1.7 采样速率:192kHz 或 176.4kHz
          2. 6.3.7.2.2 低延迟滤波器
            1. 6.3.7.2.2.1 采样速率:16kHz 或 14.7kHz
            2. 6.3.7.2.2.2 采样速率:24kHz 或 22.05kHz
            3. 6.3.7.2.2.3 采样速率:32kHz 或 29.4kHz
            4. 6.3.7.2.2.4 采样速率:48kHz 或 44.1kHz
            5. 6.3.7.2.2.5 采样速率:96kHz 或 88.2kHz
      8. 6.3.8 动态范围增强器 (DRE)
    4. 6.4 器件功能模式
      1. 6.4.1 硬件关断
      2. 6.4.2 工作模式
  8. 7应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 8器件和文档支持
    1. 8.1 接收文档更新通知
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. 9修订历史记录
  11.   机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

详细设计过程

本节介绍了为此特定应用配置 PCM1841-Q1 的必要步骤。以下步骤提供了从器件上电到从器件读取数据或从一种工作模式转换到另一种工作模式之间必须执行的一系列项。

  1. 为器件通电:
    1. 为 IOVDD 和 AVDD 电源上电,将 SHDNZ 引脚电压保持为低电平
    2. 器件现在进入硬件关断模式(超低功耗模式 < 1µA)
  2. 每当录音操作需要时,从硬件关断模式切换到工作模式:
    1. 连接 MSZ、FMT0 和 FMT1 引脚电压低电平,以在 4 通道 TDM 目标模式下配置器件
    2. 仅当 IOVDD 和 AVDD 电源稳定至稳态工作电压时才释放 SHDNZ
    3. 施加具有所需输出采样速率和 BCLK 与 FSYNC 之比的 FSYNC 和 BCLK

      该特定步骤可以在步骤 a 后序列的任意时间点完成

      有关支持的采样速率和 BCLK 与 FSYNC 之比,请参阅锁相环 (PLL) 和时钟生成

    4. 器件录音数据现在通过 TDM 音频串行数据总线发送到主机处理器
  3. 将 SHDNZ 引脚置为低电平有效可随时(再次)进入硬件关断模式
  4. 按照步骤 2 继续操作可(再次)退出硬件关断模式