ZHCSWE2 May   2024 PCM1841-Q1

ADVANCE INFORMATION  

  1.   1
  2. 1特性
  3. 2应用
  4. 3说明
  5. 4引脚配置和功能
  6. 5规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求:TDM、I2S 或 LJ 接口
    7. 5.7 开关特性:TDM、I2S 或 LJ 接口
    8. 5.8 时序图
    9. 5.9 典型特性
  7. 6详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1 硬件控制
      2. 6.3.2 音频串行接口
        1. 6.3.2.1 时分多路复用 (TDM) 音频接口
        2. 6.3.2.2 IC 间音频 (I2S) 接口
        3. 6.3.2.3 左对齐 (LJ) 接口
      3. 6.3.3 锁相环 (PLL) 和时钟生成
      4. 6.3.4 输入通道配置
      5. 6.3.5 基准电压
      6. 6.3.6 麦克风偏置
      7. 6.3.7 信号链处理
        1. 6.3.7.1 数字高通滤波器
        2. 6.3.7.2 可配置数字抽取滤波器
          1. 6.3.7.2.1 线性相位滤波器
            1. 6.3.7.2.1.1 采样速率:8kHz 或 7.35kHz
            2. 6.3.7.2.1.2 采样速率:16kHz 或 14.7kHz
            3. 6.3.7.2.1.3 采样速率:24kHz 或 22.05kHz
            4. 6.3.7.2.1.4 采样速率:32kHz 或 29.4kHz
            5. 6.3.7.2.1.5 采样速率:48kHz 或 44.1kHz
            6. 6.3.7.2.1.6 采样速率:96kHz 或 88.2kHz
            7. 6.3.7.2.1.7 采样速率:192kHz 或 176.4kHz
          2. 6.3.7.2.2 低延迟滤波器
            1. 6.3.7.2.2.1 采样速率:16kHz 或 14.7kHz
            2. 6.3.7.2.2.2 采样速率:24kHz 或 22.05kHz
            3. 6.3.7.2.2.3 采样速率:32kHz 或 29.4kHz
            4. 6.3.7.2.2.4 采样速率:48kHz 或 44.1kHz
            5. 6.3.7.2.2.5 采样速率:96kHz 或 88.2kHz
      8. 6.3.8 动态范围增强器 (DRE)
    4. 6.4 器件功能模式
      1. 6.4.1 硬件关断
      2. 6.4.2 工作模式
  8. 7应用和实施
    1. 7.1 应用信息
    2. 7.2 典型应用
      1. 7.2.1 设计要求
      2. 7.2.2 详细设计过程
      3. 7.2.3 应用曲线
    3. 7.3 电源相关建议
    4. 7.4 布局
      1. 7.4.1 布局指南
      2. 7.4.2 布局示例
  9. 8器件和文档支持
    1. 8.1 接收文档更新通知
    2. 8.2 支持资源
    3. 8.3 商标
    4. 8.4 静电放电警告
    5. 8.5 术语表
  10. 9修订历史记录
  11.   机械、封装和可订购信息

封装选项

机械数据 (封装 | 引脚)
散热焊盘机械数据 (封装 | 引脚)
订购信息

动态范围增强器 (DRE)

该器件集成了具有 123dB 动态范围性能的超低噪声前端 DRE 增益放大器和具有 113dB 动态范围的低噪声、低失真、多位 Δ-Σ (ΔΣ) ADC。动态范围增强器 (DRE) 是一种数字辅助算法,用于提高整体通道性能。DRE 可以监控输入信号幅度,并相应地自动调整内部 DRE 放大器增益。DRE 可实现高达 123dB 的完整通道动态范围。在系统级别,DRE 方案能够在非常安静的环境中实现远场高保真音频信号录制,并在嘈杂的环境中实现低失真录制。

DRE 仅可通过驱动高电平至 MD1 引脚在目标模式下启用。表 6-20 展示了录音通道的 DRE 选择。

表 6-20 录音通道的 DRE 选择
MD1 DRE 选择(仅在目标模式下受支持)
低电平 在目标模式下禁用 DRE。对于控制器模式,始终禁用 DRE。
高电平 在目标模式下,DRE 启用,DRE_LVL = –36dB 且 DRE_MAXGAIN = 24dB。对于控制器模式,始终禁用 DRE。

该算法以超低的延迟实现,所有信号链块的设计都旨在尽可能减少动态增益调制可能产生的任何音频失真。触发 DRE 的目标信号阈值电平 DRE_LVL 固定为 –36dB 输入信号电平。DRE 增益范围可以通过使用固定为 24dB 的 DRE_MAXGAIN 进行动态调制,以最大限度地发挥 DRE 在实际应用中的优势并最大限度地减少任何可闻失真。

由于信号处理量增加,启用 DRE 进行处理会增加器件的功耗。因此,在低功耗关键型应用中应禁用 DRE。此外,大于 48kHz 的输出采样速率不支持 DRE。