ZHCSWE2 May 2024 PCM1841-Q1
ADVANCE INFORMATION
IOVDD 和 AVDD 电源轨之间的电源序列可以按任何顺序应用。不过,应将 SHDNZ 引脚保持为低电平,直到 IOVDD 电源电压稳定至支持的工作电压范围。在所有电源稳定后,将 SHDNZ 引脚设置为高电平以初始化器件。仅当所有硬件控制引脚(MSZ、MD0、MD1、FMT0 和 FMT1)均驱动至器件所需运行模式的电压电平时,才将 SHDNZ 引脚置为高电平有效。
对于电源上电要求,t1 和 t2 必须至少为 100µs。对于电源断电要求,t3 和 t4 必须至少为 10ms。该时序(如12 所示)允许器件慢慢降低录音数据的音量,关闭模拟和数字块,以及将器件置于硬件关断模式。
图 7-6 电源时序要求时序图确保电源斜坡速率低于 1V/μs,并且断电和上电事件之间的等待时间至少为 100ms。
PCM1841-Q1 通过集成片上数字稳压器 DREG 和模拟稳压器 AREG,支持单 AVDD 电源运行。然而,如果系统中的 AVDD 电压低于 1.98V,则将板载 AREG 和 AVDD 引脚短接。