ZHCSY91 May 2025 LMK5C23208A
PRODUCTION DATA
在独立 DPLL 运行模式期间,各个 DPLL 可以根据需要选择基准输入 (INx)。各个 DPLL 可以共享同一个基准,或者各自选择不同的基准。启动时,每个 APLL 会在初始化后锁定到 XO 输入并以自由运行模式运行。当检测到有效的 DPLL 基准输入时,各个 DPLL 就会根据基准优先级开始锁获取。DPLL 中的 TDC 会将所选基准输入时钟的相位与来自相应 VCO 的 FB 分频器时钟进行比较,并生成一个与相位误差对应的数字校正字。此校正字由数字环路滤波器 (DLF) 进行滤波,而 DLF 输出会调整 APLL N 分频器分子以将 VCO 频率锁定到基准输入。
由于每个 DPLL 可以在此模式下独立工作,DPLL 可以锁定或解锁,不会影响其他通道。
选择 XO 输入频率时,TI 建议避免比率接近整数或半整数边界以更大限度减少杂散噪声。妥善做法是选择一个 XO 输入频率,使 APLL 分数 N 分频比 (NUM/DEN) 介于 0.125 至 0.45 之间和 0.55 至 0.875 之间。选择频率更高的 XO 可以获得更好的抖动性能,对于 BAW APLL 和 APLL2 输出而言更是如此。当 XO 频率或相位噪声性能较差时,将 BAW APLL 输出级联到 APLL2 或 APLL1。