ZHCSY91 May 2025 LMK5C23208A
PRODUCTION DATA
图 8-4 显示了从 DPLL3 和 BAW APLL 级联到其他 DPLLx 的示例。在此示例中、DPLL3 是主同步 DPLL。另一个 DPLLx 是级联的 DPLL。
DPLL 的级联可提供与 DPLL3 同步的低抖动纯净输出时钟。当所有启用的 DPLL 和 APLL 都被锁定时,所有启用的输出都会同步到主同步 DPLL 选择的基准。
当不存在有效的基准输入时,每个 APLL 都会将 VCO 频率锁定到外部 XO 输入,并在自由运行模式下运行。
检测到有效的 DPLL 基准输入后,主 DPLL 就会开始锁采集。DPLL TDC 会将所选基准输入时钟的相位与来自相应 VCO 的 FB 分频器时钟进行比较,并生成一个与相位误差对应的数字校正字。此校正字由 DLF 进行滤波,而 DLF 输出会调整 APLL N 分频器分子以将 VCO 频率锁定到基准输入。
DPLL3 锁定状态不一定会影响其他 DPLLx 锁定状态。如果 BAW APLL 处于自由运行模式或保持模式,并且 VCBO 频率偏移 ppm 值仍在其他 DPLLx 的有效基准条件内,则级联的 DPLLx 和配对的 APLLx 能够在跟随与 BAW APLL. 相同的频率偏移的同时保持锁定状态。请注意,在级联 DPLL 模式下,锁定 DPLL3 后将实现最佳抖动性能和频率稳定性。