ZHCSY91 May 2025 LMK5C23208A
PRODUCTION DATA
图 9-3 展示了有助于实现 LMK5C23208A 和外设电路的参考原理图。为内核电源引脚和独立输出电源引脚提供了电源滤波示例。图中显示了时钟输入和输出引脚的单端 LVCMOS 和差动 LVDS、HSDS、AC-LVPECL 和 HCSL 时钟接口示例。例如,外部 LVCMOS 振荡器驱动交流耦合分压器网络来连接 3.3V LVCMOS 输出,从而满足 XO 输入指定的输入电压摆幅。LMK5C23208A 的 XO 引脚可以接受 3.3V LVCMOS 输入。所需的外部电容器放置在靠近网络同步器的位置,并显示了建议值。逻辑 I/O 引脚上的外部上拉电阻和下拉电阻选项将设置默认输入状态。I2C 或 SPI 引脚和其他逻辑 I/O 引脚可以连接到主机器件(未显示),以便对网络同步器进行编程和控制,并监测状态。