ZHCSY91 May 2025 LMK5C23208A
PRODUCTION DATA
在仅 APLL 模式下,外部 XO 输入源决定了输出时钟的自由运行频率稳定性和精度。未使用 DPLL 块,不会影响 APLL。APLL 可以在级联模式或独立模式下运行。通过控制寄存器写入可获得每个 APLL 的 DCO。
上电复位和初始化后,仅 APLL 模式的工作原理如下。如果 APLL1 或 APLL2 如 图 8-6 所示处于级联模式(DPLL3 也未使用),VCO1 或 VCO2 将跟随 VCBO 域。APLL 使用位按照以下 APLL 优先级顺序锁定:APLLx_STRT_PRTY。从 VCBO 级联 APLL1 或 APLL2 可提供高频、超低抖动基准时钟,从而更大限度减轻可能由性能较低的 XO/TCXO/OCXO 导致的带内相位噪声/抖动降级。
如果 APLL1 或 APLL2 未级联(如 图 8-7 所示),VCO1 或 VCO2 将在初始化后按照 APLLx_STRT_PRTY 顺序锁定到 XO 输入,并独立于 BAW APLL 域运行。
在没有 DPLL 控制的仅 APLL 模式下运行时,选择可编程的 24 位分母 (PLLx_MODE = 0) 而非固定的 40 位分母 (PLLx_MODE = 1) 来合成精确的频率比并保持 0ppm 频率误差。