ZHCSY91 May 2025 LMK5C23208A
PRODUCTION DATA
图 8-41 展示了器件上电复位 (POR) 配置序列。当 PD 号引脚被置为无效并达到逻辑高电平状态时,就会发生 POR。在 POR 后,将会选择所选串行控制接口(I2C 或 SPI)。LMK5C23208A 通过出厂预编程内部 ROM 详细说明 支持预配置器件设置。可编程的 EEPROM 覆盖层 可实现输出时钟灵活启动。有关启动后编程的详细信息,请参阅 编程。
启动后,全局 SWRST (R23[6]) 会重新启动器件初始化序列和 APLL 校准状态机(请参阅 图 8-42)。在 POR 之后修改 APLL 寄存器时,建议发出全局 SWRST,以便重新校准所有 APLL 并重新对齐输出和 SYSREF 通道分频器。
切换全局 SWRST 时,APLL 输出时钟可能会中断,直到 APLL 再次获取锁为止。为避免干扰其他 APLL 时钟,可以发出单独的 APLLx 软件复位 (APLLx_SWRST)。在修改单个 APLLx 的寄存器时,应在启动后使用 APLLx_SWRST。例如,如果仅更改 APLL1 寄存器,则发出 APLL1_SWRST,并且仅 APLL1 输出会短暂中断,而 APLL2 输出保持不受干扰。
在以下情况中不需要发出 SWRST:
以下情况下建议发出 SWRST:
以下情况下建议发出单独 APLLx_SWRST: