ZHCSY91 May 2025 LMK5C23208A
PRODUCTION DATA
如果 VDD 或 VDDO 电源由不同的电源轨驱动,TI 建议在所有电源斜升至高于 3.135V 后开始 PLL 校准。这可以通过延迟 PD 号从低电平到高电平的转换来实现。PD 号输入包含一个连接到 VDD_IN 的 200kΩ 电阻,如图 9-1 所示。PD# 引脚到 GND 之间的一个电容器可用于与内部上拉电阻一起形成一个 RC 时间常数。此 RC 时间常数可用于延迟 PD 号的低电平到高电平转换,直至所有内核电源均斜升至高于 3.135V。建议在 VDD 电源引脚之前斜升 VDDO 电源引脚。
或者,可由系统主机或电源管理器件将 PD# 引脚驱动为高电平,以延迟器件上电序列,直到所有电源都已斜升。
如 XO 启动缓慢或延迟 所述,XO 基准必须在 PD 号决策点 3 之后有效,才能成功校准 VCO 并捕获有效的 DPLL 基准读数。