ZHCU877B May   2021  – October 2023

 

  1.   1
  2.   摘要
  3.   商标
  4. 1关键特性
  5. 2EVM 版本和组件型号
  6. 3重要使用说明
  7. 4系统说明
    1. 4.1 关键特性
    2. 4.2 功能方框图
    3. 4.3 加电/断电过程
      1. 4.3.1 加电过程
      2. 4.3.2 断电过程
    4. 4.4 外设和主要元件描述
      1. 4.4.1  计时
        1. 4.4.1.1 以太网 PHY 时钟
        2. 4.4.1.2 AM64x SoC 时钟
      2. 4.4.2  复位
      3. 4.4.3  电源
        1. 4.4.3.1 电源输入
        2. 4.4.3.2 用于电源输入的 USB Type-C 接口
        3. 4.4.3.3 电源故障指示
        4. 4.4.3.4 电源
        5. 4.4.3.5 电源时序
        6. 4.4.3.6 电源
      4. 4.4.4  配置
        1. 4.4.4.1 引导模式
      5. 4.4.5  JTAG
      6. 4.4.6  测试自动化
      7. 4.4.7  UART 接口
      8. 4.4.8  存储器接口
        1. 4.4.8.1 LPDDR4 接口
        2. 4.4.8.2 MMC 接口
          1. 4.4.8.2.1 Micro SD 接口
          2. 4.4.8.2.2 WiLink 接口
          3. 4.4.8.2.3 OSPI 接口
          4. 4.4.8.2.4 板 ID EEPROM 接口
      9. 4.4.9  以太网接口
        1. 4.4.9.1 DP83867 PHY 默认配置
        2. 4.4.9.2 DP83867 – 电源、时钟、复位、中断和 LED
        3. 4.4.9.3 工业应用 LED
      10. 4.4.10 USB 3.0 接口
      11. 4.4.11 PRU 连接器
      12. 4.4.12 用户扩展连接器
      13. 4.4.13 MCU 连接器
      14. 4.4.14 中断
      15. 4.4.15 I2C 接口
      16. 4.4.16 IO 扩展器 (GPIO)
  8. 5已知问题
    1. 5.1 问题 1:LP8733x LDO0 和 LDO1 超出最大输出电容规范
    2. 5.2 问题 2:LP8733x 输出电压为 0.9V,超出 AM64x VDDR_CORE 最大电压规格 0.895V
    3. 5.3 问题 3 - MMC0 上的 SDIO 器件需要注意布线长度,以满足接口时序要求
    4. 5.4 问题 4 - 在压力条件下的 LPDDR4 数据速率限制
    5. 5.5 问题 5 - 垃圾字符
    6. 5.6 问题 6 - 测试断电信号悬空
    7. 5.7 问题 7 - uSD 引导无法正常工作
  9. 6法规遵从性
  10. 7修订历史记录

JTAG

在 SKEVM 上,可以选择通过一个 20 引脚标准 JTAG cTI 接头 (J14) 提供一个 JTAG 接口。这样用户就可连接外部 JTAG 仿真器。使用电压转换缓冲器将 cTI 接头的 JTAG 信号与 EVM 的其余部分相隔离。XDS110 部分和 cTI 接头部分的电压转换器输出进行多路复用并连接到 SoC JTAG 接口。如果使用存在检测电路感知到了与 cTI 20 引脚 JTAG 连接器的连接,则多路复用将设为将 20 引脚信号路由到 AM64x,以代替板载仿真电路。

cTI 20 引脚 JTAG 连接器 J14 的引脚布局在表 4-13 中提供。为 USB 信号提供 ESD 保护(器件型号 TPD4E004),以便将 ESD 电流脉冲引向 VCC 或 GND。TPD4E004 可为高达 ±15kV 的人体放电模型 (HBM) ESD 脉冲(在 IEC 61000-4-2 中指定)提供保护,并提供 ±8kV 接触放电和 ±12kV 空气间隙放电。cTI 20 引脚连接器的引脚布局详情,请参阅表 4-13

表 4-13 cTI 20 引脚连接器 (J14) 引脚布局
引脚编号 信号 引脚编号 信号
1 JTAG_TMS 11 JTAG_cTI_TCK
2 JTAG_TRST# 12 DGND
3 JTAG_TDI 13 JTAG_EMU0
4 JTAG_TDIS 14 JTAG_EMU1
5 VCC_3V3_SYS 15 JTAG_EMU_RSTN
6 NC 16 DGND
7 JTAG_TDO 17 NC
8 SEL_XDS110_INV 18 NC
9 JTAG_cTI_RTCK 19 NC
10 DGND 20 DGND
GUID-357D76F2-E521-4AD3-9AFF-3E59A97B22DE-low.png图 4-11 JTAG 接口

SKEVM 板包括 XDS110 类板载仿真和一个测试自动化接头,以支持软件构建的 TI 内部测试。仿真器的连接使用 USB2.0 micro-B 连接器 (J12) 以及用作供电 USB 从器件的电路。来自连接器的 VBUS 电源用于为仿真电路供电,这样即使在断开 EVM 电源时,与仿真器的连接也不会断开。使用电压转换缓冲器将 XDS110 电路与 EVM 的其余部分相隔离。此外,XDS110 还可在同一 USB 端口为 USB 信号转换提供 UART。SoC MAIN 域(没有流控制)的 UART1 通过隔离器连接到 XDS110 UART 端口。