ZHCU926A January   2022  – January 2022 DRA829V , TDA4VM , TPS6594-Q1

 

  1.   商标
  2. 1引言
  3. 2器件版本
  4. 3处理器连接
    1. 3.1 电源映射
    2. 3.2 控制映射
  5. 4支持功能安全系统
    1. 4.1 达到 ASIL-B 系统要求
    2. 4.2 达到 ASIL-D 系统要求
  6. 5静态 NVM 设置
    1. 5.1  基于应用程序的配置设置
    2. 5.2  器件标识设置
    3. 5.3  BUCK 设置
    4. 5.4  LDO 设置
    5. 5.5  VCCA 设置
    6. 5.6  GPIO 设置
    7. 5.7  有限状态机 (FSM) 设置
    8. 5.8  中断设置
    9. 5.9  POWERGOOD 设置
    10. 5.10 其他设置
    11. 5.11 接口设置
    12. 5.12 多器件设置
    13. 5.13 看门狗设置
  7. 6可预配置的有限状态机 (PFSM) 设置
    1. 6.1 配置的状态
    2. 6.2 PFSM 触发条件
    3. 6.3 电源序列
      1. 6.3.1 TO_SAFE_SEVERE 和 TO_SAFE
      2. 6.3.2 TO_SAFE_ORDERLY 和 TO_STANDBY
      3. 6.3.3 ACTIVE_TO_WARM
      4. 6.3.4 ESM_SOC_ERROR
      5. 6.3.5 PWR_SOC_ERROR
      6. 6.3.6 MCU_TO_WARM
      7. 6.3.7 TO_MCU
      8. 6.3.8 TO_ACTIVE
      9. 6.3.9 TO_RETENTION
  8. 7应用示例
    1. 7.1 在不同状态之间切换:运行、仅 MCU 和保持
      1. 7.1.1 运行
      2. 7.1.2 仅 MCU
      3. 7.1.3 保持
    2. 7.2 进入和退出待机状态
    3. 7.3 进入和退出 LP_STANDBY
    4. 7.4 运行时定制
  9. 8参考文献
  10. 9修订历史记录

控制映射

图 3-2 显示了处理器和 PMIC 器件之间的数字控制信号映射。为了使两个 PMIC 器件协同工作,主 PMIC 和辅助 PMIC 必须建立 SPMI 通信通道。这样,两个 TPS6594-Q1 能够同步其内部可预配置状态机 (PFSM),以便它们作为一个 PFSM 在所有电源和数字资源上运行。TPS6594-Q1 上的 GPIO_5 和 GPIO_6 引脚被分配用于实施此功能。此外,主 PMIC 的 LDOVINT 引脚连接到辅助 PMIC 的 ENABLE 引脚,以便正确启动 PFSM。

从 TPS6594-Q1 PMIC 到处理器的其他数字连接提供错误监控、处理器复位、处理器唤醒和系统低功耗模式。已将特定的 GPIO 引脚分配给关键信号,以确保在低功耗模式下只有少数 GPIO 引脚保持工作时,器件能够正常工作。

图 3-2 所示的数字连接可实现一些系统特性,包括仅 MCU、MCU 安全岛和 DDR 保持模式、性能高达 ASIL-D 的功能安全以及符合标准的双电压 SD 卡运行。

图 3-2 TPS6594-Q1 数字连接
  1. PMIC IO 可以针对输入和输出功能使用不同的电源域。I2C1 和 I2C2 的 SDA 功能使用 VINT 电压域作为输入,并使用 VIO 电压域作为输出。有关完整说明,请参阅器件数据表。所示的 PMIC 电压域用于 PDN-0C NVM 配置。
  2. PMIC_Wake1 通常为 CAN PHY INH 输出。
  3. WKUP2 触发转换到仅 MCU 状态。LP_WKUP1 和 WKUP1 转换到运行状态。图 6-1
注: IO 的 PMIC 电压域可以根据配置的不同而不同。当配置为输入时,GPIO3 和 GPIO4 均在 VRTC 域中。当配置为输出时,GPIO3 和 GPIO4 均在VINT 域中。
注: 除 I2C 信号外,还有四个附加信号为开漏输出,需要上拉至特定电源轨。有关信号和特定电源轨的列表,请参阅表 3-2
表 3-2 开漏信号和电源轨
PDN 信号上拉电源轨
H_MCU_INTnVDD_MCUIO_3V3
H_MCU_PORz_1V8VDA_MCU_1V8
H_SOC_PORz_1V8VDA_MCU_1V8
H_DDR_RET_1V1VDD_DDR_1V1_REG
H_WKUP_I2C0VDD_MCUIO_3V3
H_MCU_I2C0_SCL/SDAVDD_MCUIO_3V3

请使用表 3-3 作为指南来了解每个 PDN 系统特性所需的 GPIO 分配。如果不需要所列出的特性,可以删除数字连接;但是,GPIO 引脚仍会按照显示的由 NVM 定义的默认功能进行配置。启动后,处理器可以重新配置未使用的 GPIO 以支持新功能。只要该功能仅在启动后才需要且默认功能不与正常操作产生任何冲突(例如,两个输出驱动同一网络),就会出现此种情况。有关功能安全相关连接如何帮助实现功能安全系统级目标的详细信息,请参阅Topic Link Label4

表 3-3 按系统特性划分的数字连接
器件GPIO 映射系统特性(1)
PMIC 引脚NVM 功能PDN 信号有源 SoC功能安全MCU - 仅 MCU 安全岛DDR 保持SD 卡
TPS65941213-Q1nPWRON/ ENABLE启用SOC_PWR_ONR
INTINTH_MCU_INTnR
nRSTOUTnRSTOUTH_MCU_PORz_1V8RR
SCL_I2C1SCL_I2C1H_WKUP_I2C0R
SDA_I2C1SDA_I2C1H_WKUP_I2C0R
GPIO_1SCL_I2C2H_MCU_I2C0_SCLR
GPIO_2SDA_I2C2H_MCU_I2C0_SDAR
GPIO_3nERR_SoCH_SOC_SAFETY_ERRnR
GPIO_4LP_WKUP1(2)PMIC_WAKE1R
GPIO_5SCLK_SPMILEOA_SCLKR
GPIO_6SDATA_SPMILEOA_SDATAR
GPIO_7nERR_MCUH_MCU_SAFETY_ERRnR
GPIO_8DISABLE_WDOGPMICA_GPIO8(4)(4)
GPIO_9GPOEN_MCU3V3IO_LDSWRR
GPIO_10WKUP1PMICA_GPIO10/ H_PMIC_PWR_EN1R
GPIO_11nRSTOUT_SOCH_SOC_PORz_1V8R
TPS65941111-Q1nPWRON/ENABLEENABLEVINT_LEOA_1V8R
nINTnINTH_MCU_INTn
nRSTOUTnRSTOUT未使用
SCL_I2C1SCL_I2C1H_WKUP_I2C0R
SDA_I2C1SCL_I2C1H_WKUP_I2C0R
GPIO_1GPI未使用(5)
GPIO_2GPISEL_SDIO_3V3_1V8n(3)R
GPIO_3GPOEN_DDR_BUCKROR
GPIO_4(6)GPOH_DDR_RET_1V1R
GPIO_5SCLK_SPMILEOA_SCLKR
GPIO_6SDATA_SPMILEOA_SDATAR
GPIO_7GPI未使用(5)
GPIO_8GPI未使用(5)
GPIO_9GPOEN_EFUSE_LDO(5)
GPIO_10WKUP2未使用(5)
GPIO_11GPOEN_3V3IO_LDSWR
R 是必需项。O 是可选项。
LP_WKUP1 功能在静态设置中会被屏蔽。Topic Link Label7.1.3Topic Link Label7.2Topic Link Label7.3 提供了用于取消屏蔽该功能的说明。
该引脚是一个启用内部下拉电阻器的输入。此 GPI 上的上升沿启动 FSM 触发条件和相关序列。该序列将 LDO1 配置为旁路模式,提供 3.3V 电压。下降沿触发备用序列,该序列将 LDO1 配置为 LDO 模式,提供 1.8V 电压。另请参阅表 6-1
如果期望通过硬件禁用看门狗,则需要 GPIO_8,并且必须在 nRSTOUT 变为高电平时将其设置为高电平。nRSTOUT 变为高电平后,看门狗状态被锁定,可以通过软件将该引脚配置为用于其他功能。
电源序列或 PMIC 功能不需要此 GPIO,如有需要,可以通过软件将其配置为用于其他目的。
TPS65941111 的 GPIO4 并非电源序列 Topic Link Label6.3 的一部分。该 GPIO 必须在运行时通过 SOC 进行配置。