ZHCSZ56A July 2025 – November 2025 DP83TC815-Q1
PRODUCTION DATA
DP83TC815-Q1 还支持 RGMII 2.0 版指定的简化千兆位媒体独立接口,并支持 LVCMOS。RGMII 旨在减少连接 MAC 和 PHY 所需的引脚数。为实现这一目标,将对控制信号进行多路复用。时钟的上升沿和下降沿都用于对发送和接收路径中的控制信号引脚进行采样。在时钟的上升沿对数据进行采样。对于 100Mbps 运行,RX_CLK 和 TX_CLK 都以 25MHz 运行。
表 7-32 中总结了 RGMII 信号。
| 功能 | 引脚 |
|---|---|
| 数据信号 | TX_D[3:0] |
| RX_D[3:0] | |
| 控制信号 | TX_CTRL |
| RX_CTRL | |
| 时钟信号 | TX_CLK |
| RX_CLK |
图 7-22 RGMII 连接| TX_CTRL (正边沿) |
TX_CTRL (负边沿) |
TX_D[3:0] | 说明 |
|---|---|---|---|
| 0 | 0 | 0000 至 1111 | 正常帧间 |
| 0 | 1 | 0000 至 1111 | 保留 |
| 1 | 0 | 0000 至 1111 | 正常数据发送 |
| 1 | 1 | 0000 至 1111 | 发送错误传播 |
| RX_CTRL (正边沿) |
RX_CTRL (负边沿) |
RX_D[3:0] | 说明 |
|---|---|---|---|
| 0 | 0 | 0000 至 1111 | 正常帧间 |
| 0 | 1 | 0000 至 1101 | 保留 |
| 0 | 1 | 1110 | 错误载波指示 |
| 0 | 1 | 1111 | 保留 |
| 1 | 0 | 0000 至 1111 | 正常数据接收 |
| 1 | 1 | 0000 至 1111 | 有错误的数据接收 |
在数据包接收期间,RX_CLK 可以在正脉冲或负脉冲上延伸,以适应从内部自由运行时钟到恢复时钟(数据同步)的切换。数据可以在时钟的下降沿重复,因为双倍数据速率 (DDR) 只需要 1Gbps 操作,但 DP83TC815-Q1 不支持该操作。
DP83TC815-Q1 支持带内状态指示,有助于简化链路状态检测。RX_D[3:0] 引脚上的帧间信号如表 7-35 所示。
| RX_CTRL | RX_D3 | RX_D[2:1] | RX_D0 |
|---|---|---|---|
| 00 注意: 带内状态仅在 RX_CTRL 为低电平时有效 |
双工状态: 0 = 半双工 1 = 全双工 |
RX_CLK 时钟速度: 00 = 2.5 MHz 01 = 25 MHz 10 = 125 MHz 11 = 保留 |
链路状态: 0 = 未建立链路 1 = 已建立有效链路 |