ZHCSZ56A July 2025 – November 2025 DP83TC815-Q1
PRODUCTION DATA
DP83TC815-Q1 的 SMI 功能支持使用寄存器 REGCR (0x0D) 和 ADDAR (0x0E) 以及 IEEE 802.3ah 草案第 22 条所定义的 MDIO 管理器件 (MMD) 间接方法对扩展寄存器组进行读写访问,从而访问第 45 条所定义的扩展寄存器组。
地址高于0x001F 的寄存器需要间接访问。对于间接访问,必须遵循寄存器写入序列。MMD 值定义了寄存器组的器件地址 (DEVAD)。对于间接访问,必须在寄存器 0x000D (REGCR) 位[4:0]中配置 DEVAD
DP83TC815-Q1 支持三个 MMD 器件地址:
| MMD 寄存器空间 | 寄存器地址设置 |
|---|---|
| MMD1F | 0x000 - 0x0DF0 |
| MMD1 | 0x1000 - 0x1836 |
| MMD3 | 0x3000 - 0x3001 |
以下小节介绍了如何使用寄存器 REGCR 和 ADDAR 对扩展寄存器组执行操作。这些描述使用器件地址进行 MMD1F 寄存器访问 (DEVAD[4:0] = 11111)。