ZHCSXO1 December   2024 LMX2624-SP

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  基准振荡器输入
      2. 6.3.2  基准路径
        1. 6.3.2.1 OSCin 倍频器 (OSC_2X)
        2. 6.3.2.2 R 预分频器 (PLL_R_PRE)
        3. 6.3.2.3 R 后分频器 (PLL_R)
      3. 6.3.3  状态机时钟
      4. 6.3.4  PLL 相位检测器和电荷泵
      5. 6.3.5  N 分频器和分数分频电路
      6. 6.3.6  MUXout 引脚
        1. 6.3.6.1 用于回读的串行数据输出
        2. 6.3.6.2 锁定检测指示器设置为“VCOcal”或“VTUNE 和 VCOcal”类型
      7. 6.3.7  VCO(压控振荡器)
        1. 6.3.7.1 VCO 校准
          1. 6.3.7.1.1 双缓冲(影子寄存器)
        2. 6.3.7.2 看门狗特性
        3. 6.3.7.3 RECAL 特性
        4. 6.3.7.4 确定 VCO 增益
      8. 6.3.8  通道分频器
      9. 6.3.9  输出静音引脚和乒乓方法
      10. 6.3.10 输出频率倍频器
      11. 6.3.11 输出缓冲器
      12. 6.3.12 断电模式
      13. 6.3.13 引脚模式整数频率生成
      14. 6.3.14 处理未使用的引脚
      15. 6.3.15 相位同步
        1. 6.3.15.1 一般概念
        2. 6.3.15.2 SYNC 的应用类别
        3. 6.3.15.3 使用 SYNC 的过程
        4. 6.3.15.4 SYNC 输入引脚
      16. 6.3.16 相位调整
      17. 6.3.17 相位调整和相位同步的精细调整
      18. 6.3.18 SYSREF
        1. 6.3.18.1 可编程字段
        2. 6.3.18.2 输入和输出引脚格式
          1. 6.3.18.2.1 SYSREF 输出格式
        3. 6.3.18.3 示例
        4. 6.3.18.4 SYSREF 过程
    4. 6.4 器件功能模式
    5. 6.5 编程
      1. 6.5.1 建议的初始上电序列
      2. 6.5.2 更改频率的建议顺序
  8. 寄存器映射
    1. 7.1 器件寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 OSCin 配置
      2. 8.1.2 OSCin 压摆率
      3. 8.1.3 射频输出缓冲器功率控制
      4. 8.1.4 射频输出缓冲器上拉
      5. 8.1.5 互补侧的射频输出处理
        1. 8.1.5.1 未使用输出的单端端接
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
      3. 8.4.3 PCB 布局上的封装示例
      4. 8.4.4 辐射环境
        1. 8.4.4.1 电离总剂量
        2. 8.4.4.2 单粒子效应
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 开发支持
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 工程样片
    2. 11.2 封装选项附录
    3. 11.3 卷带包装信息

引脚模式整数频率生成

LMX2624-SP 具有引脚模式选项,可生成固定频率的输出,并且不需要任何串行编程。根据引脚模式选项中的引脚设置生成输出频率。可以使用引脚模式选项设置整数 N 分频器和通道分频器。

这些引脚模式的一些运行规则如下:

  • 使用 CDIVx 引脚设置引脚模式。除了在接地时,CDVIx 引脚的所有引脚组合都视为引脚模式。不能在引脚模式下使用 SPI 控制。如果 CDIV2、CDIV1 和 CDIV0 接地,则器件处于 SPI 模式。
  • 电源的上升时间需要小于 50ms。
  • 分数分子和分母在引脚模式下不可用。仅使用 NDIV 设置来设置 N 分频器
  • CAL 引脚连接至 VCC。在引脚模式频率选项之间切换时,在更改引脚之后,必须切换 CAL 引脚。

NDIVx 和 CDIVx 引脚是四电平引脚。四电平引脚用于以较少的引脚数获得更多分频值,从而有助于减小整体封装尺寸。NDIVx 共有六个引脚,CDIVx 有三个引脚。具有四个电平的 6 个 NDIVx 引脚(NDIV5、NDIV4、NDIV3、NDIV2、NDIV1、NDIV0)总共可以产生 46 个组合,这意味着有 4096 个值。类似地,具有四个电平的 CDIVx 引脚(CDIV2、CDIV1、CDIV0)总共有 43 = 64 个组合。由于引脚具有四个电平,所以 9 个引脚足以代替具有两个电平的 18 个引脚。引脚的四个电平是 VL、VML、VMH 和 VH,如图 6-4 所示。在 VCC 和接地端之间使用三个 10kΩ 电阻器,这样就有四个电平,包括 VCC、地以及两个中间电平,称为 VMH(中高电压)和 VML(中低电压)。

LMX2624-SP 四电平引脚实施图 6-4 四电平引脚实施

NDIVx 在引脚模式下提供总共 4096 个整数分频器选项。分子 (NUM) 和分母 (DEN) 在引脚模式下不适用于分数 PLL,并且只能在 SPI 模式下使用。引脚模式 NDIVx 值的 N 分频器限制的最小值与 SPI 模式选项类似。有关 N 分频器最小值设置,请参阅表 6-2

在 SPI 模式下可用的所有通道分频器设置组合在使用 CDIVx 引脚的引脚模式选项中也可用。有关引脚模式下的 CDIVx 设置、SPI 模式下的 CHDIV<4:0> 设置以及相应的通道分频器值,请参阅表 6-11。根据所需的通道分频器值,CDIV2、CDIV1、CDIV0 引脚需要连接到四个电平之一。

表 6-11 CDIVx 引脚模式分频器值
CDIV2 CDIV1 CDIV0 SPI 模式下的 CHDIV<4:0> 等效值 通道分频器值
VL VL VL 0 SPI 模式
VL VML VL 1 2
VL VMH VL 2 4
VL VMH VH 3 6
VML VL VL 4 8
VML VL VH 5 12
VML VML VL 6 16
VML VML VH 7 24
VML VMH VL 8 32
VML VMH VH 9 48
VML VH VL 10 64
VML VH VH 11 96
VMH VL VL 12 128
VMH VL VH 13 192
VMH VML VL 14 256
VMH VML VH 15 384
VMH VMH VL 16 512
VMH VMH VH 17 768
VMH VH VL 18 1024
VMH VH VH 19 1536

OUTMUX2、OUTMUX1 和 OUTMUX0 引脚用于根据表 6-12 选择 RFOUTx。

表 6-12 OUTMUX 设置
OUTMUX2 OUTMUX1 OUTMUX0 RFOUTA 输出 RFOUTB 输出
0 0 0 通道分频器 通道分频器
0 0 1 通道分频器 VCO
0 1 0 VCO 通道分频器
0 1 1 VCO VCO
1 0 0 倍频器 通道分频器
1 0 1 VCO 倍频器
1 1 0 倍频器 VCO
1 1 1 倍频器 倍频器

引脚模式下的示例频率生成:

要求:

RFOUTAx 射频输出频率 = 21000MHz

只需要一个射频输出;无 SYSREF。

基准输入 (OSCIN) 频率 = 50MHz

所需模式:引脚模式;在实际的子系统实施中不提供软件或 SPI 控制。

要生成 21000MHz,需要在输出端使用倍频器输出。配置如下:

CDIVx 引脚需要配置为 GND 以外的值。例如,将 CDIV2、CDIV1 和 CDIV0 连接到 VCC(全部为 1)。

OUTMUX2 = 1、OUTMUX1 = 1、OUTMUX0 = 0(RFOUTA 配置为倍频器输出)。

将 MUTEB 连接到 GND 以使 RFOUTB 上的 VCO 路径实现静音。

在此配置中将 REF_DBLR_EN 连接至 VCC,以便使 PFD 达到 100MHz。使用此输入倍频器,OSCIN 50 MHz 会翻倍,从而改善相位噪声性能。

VCO 频率 = 10500MHz,在使用倍频器后生成 21000MHz。NDIV 值需要为 10500/100 = 105。将 NDIV5、NDIV4、NDIV3、NDIV2、NDIV1、NID0 引脚连接到等效于 105 值的电阻器网络。

将十进制 105 转换为等效的四进制值,从而生成 NDIV 引脚的配置。

(105)10 = (001221)4

NDIVx 引脚需要使用电阻器网络分别连接到 VL、VL、VML、VMH、VMH、VML。

MUTEA 和 MUTEB 引脚在引脚模式下可用,并可根据需要用于静音和取消静音。

有关配置未使用引脚连接的信息,请参阅未使用引脚处理表

使用 GPIO 驱动 4 电平引脚:

上一节介绍了如何使用电阻器网络产生 VL、VML、VMH 和 VH 电平。如果 RFOUTx 频率固定,则这种布置就足够了。对于需要使用引脚模式选项更改频率的应用,需要根据输出频率要求更改 NDIVx 和 CDIVx 引脚电平。一种选择是使用低速精密 DAC 驱动这些 4 电平引脚,从而产生这四个电压电平,但此方法比较复杂。

以下布置有助于使用 GPIO 驱动 4 电平。请参阅表 6-13

表 6-13 在引脚模式下使用 GPIO 驱动 4 电平引脚
NxB NxA Nx Nx 引脚的电压电平
VL VL VL 0
VL VH VML VH/3
VH VL VMH 2* VH/3
VH VH VH VH

LMX2624-SP 使用 GPIO 驱动 4 电平引脚图 6-5 使用 GPIO 驱动 4 电平引脚

需要根据输出频率要求,更新 NDIVx 和 CDIVx 引脚的配置,从而形成图 6-5 中的布局。