ZHCSXO1 December 2024 LMX2624-SP
ADVANCE INFORMATION
LMX2624-SP 具有引脚模式选项,可生成固定频率的输出,并且不需要任何串行编程。根据引脚模式选项中的引脚设置生成输出频率。可以使用引脚模式选项设置整数 N 分频器和通道分频器。
这些引脚模式的一些运行规则如下:
NDIVx 和 CDIVx 引脚是四电平引脚。四电平引脚用于以较少的引脚数获得更多分频值,从而有助于减小整体封装尺寸。NDIVx 共有六个引脚,CDIVx 有三个引脚。具有四个电平的 6 个 NDIVx 引脚(NDIV5、NDIV4、NDIV3、NDIV2、NDIV1、NDIV0)总共可以产生 46 个组合,这意味着有 4096 个值。类似地,具有四个电平的 CDIVx 引脚(CDIV2、CDIV1、CDIV0)总共有 43 = 64 个组合。由于引脚具有四个电平,所以 9 个引脚足以代替具有两个电平的 18 个引脚。引脚的四个电平是 VL、VML、VMH 和 VH,如图 6-4 所示。在 VCC 和接地端之间使用三个 10kΩ 电阻器,这样就有四个电平,包括 VCC、地以及两个中间电平,称为 VMH(中高电压)和 VML(中低电压)。
NDIVx 在引脚模式下提供总共 4096 个整数分频器选项。分子 (NUM) 和分母 (DEN) 在引脚模式下不适用于分数 PLL,并且只能在 SPI 模式下使用。引脚模式 NDIVx 值的 N 分频器限制的最小值与 SPI 模式选项类似。有关 N 分频器最小值设置,请参阅表 6-2。
在 SPI 模式下可用的所有通道分频器设置组合在使用 CDIVx 引脚的引脚模式选项中也可用。有关引脚模式下的 CDIVx 设置、SPI 模式下的 CHDIV<4:0> 设置以及相应的通道分频器值,请参阅表 6-11。根据所需的通道分频器值,CDIV2、CDIV1、CDIV0 引脚需要连接到四个电平之一。
| CDIV2 | CDIV1 | CDIV0 | SPI 模式下的 CHDIV<4:0> 等效值 | 通道分频器值 |
|---|---|---|---|---|
| VL | VL | VL | 0 | SPI 模式 |
| VL | VML | VL | 1 | 2 |
| VL | VMH | VL | 2 | 4 |
| VL | VMH | VH | 3 | 6 |
| VML | VL | VL | 4 | 8 |
| VML | VL | VH | 5 | 12 |
| VML | VML | VL | 6 | 16 |
| VML | VML | VH | 7 | 24 |
| VML | VMH | VL | 8 | 32 |
| VML | VMH | VH | 9 | 48 |
| VML | VH | VL | 10 | 64 |
| VML | VH | VH | 11 | 96 |
| VMH | VL | VL | 12 | 128 |
| VMH | VL | VH | 13 | 192 |
| VMH | VML | VL | 14 | 256 |
| VMH | VML | VH | 15 | 384 |
| VMH | VMH | VL | 16 | 512 |
| VMH | VMH | VH | 17 | 768 |
| VMH | VH | VL | 18 | 1024 |
| VMH | VH | VH | 19 | 1536 |
OUTMUX2、OUTMUX1 和 OUTMUX0 引脚用于根据表 6-12 选择 RFOUTx。
| OUTMUX2 | OUTMUX1 | OUTMUX0 | RFOUTA 输出 | RFOUTB 输出 |
|---|---|---|---|---|
| 0 | 0 | 0 | 通道分频器 | 通道分频器 |
| 0 | 0 | 1 | 通道分频器 | VCO |
| 0 | 1 | 0 | VCO | 通道分频器 |
| 0 | 1 | 1 | VCO | VCO |
| 1 | 0 | 0 | 倍频器 | 通道分频器 |
| 1 | 0 | 1 | VCO | 倍频器 |
| 1 | 1 | 0 | 倍频器 | VCO |
| 1 | 1 | 1 | 倍频器 | 倍频器 |
引脚模式下的示例频率生成:
要求:
RFOUTAx 射频输出频率 = 21000MHz
只需要一个射频输出;无 SYSREF。
基准输入 (OSCIN) 频率 = 50MHz
所需模式:引脚模式;在实际的子系统实施中不提供软件或 SPI 控制。
要生成 21000MHz,需要在输出端使用倍频器输出。配置如下:
CDIVx 引脚需要配置为 GND 以外的值。例如,将 CDIV2、CDIV1 和 CDIV0 连接到 VCC(全部为 1)。
OUTMUX2 = 1、OUTMUX1 = 1、OUTMUX0 = 0(RFOUTA 配置为倍频器输出)。
将 MUTEB 连接到 GND 以使 RFOUTB 上的 VCO 路径实现静音。
在此配置中将 REF_DBLR_EN 连接至 VCC,以便使 PFD 达到 100MHz。使用此输入倍频器,OSCIN 50 MHz 会翻倍,从而改善相位噪声性能。
VCO 频率 = 10500MHz,在使用倍频器后生成 21000MHz。NDIV 值需要为 10500/100 = 105。将 NDIV5、NDIV4、NDIV3、NDIV2、NDIV1、NID0 引脚连接到等效于 105 值的电阻器网络。
将十进制 105 转换为等效的四进制值,从而生成 NDIV 引脚的配置。
(105)10 = (001221)4。
NDIVx 引脚需要使用电阻器网络分别连接到 VL、VL、VML、VMH、VMH、VML。
MUTEA 和 MUTEB 引脚在引脚模式下可用,并可根据需要用于静音和取消静音。
有关配置未使用引脚连接的信息,请参阅未使用引脚处理表。
使用 GPIO 驱动 4 电平引脚:
上一节介绍了如何使用电阻器网络产生 VL、VML、VMH 和 VH 电平。如果 RFOUTx 频率固定,则这种布置就足够了。对于需要使用引脚模式选项更改频率的应用,需要根据输出频率要求更改 NDIVx 和 CDIVx 引脚电平。一种选择是使用低速精密 DAC 驱动这些 4 电平引脚,从而产生这四个电压电平,但此方法比较复杂。
以下布置有助于使用 GPIO 驱动 4 电平。请参阅表 6-13。
| NxB | NxA | Nx | Nx 引脚的电压电平 |
|---|---|---|---|
| VL | VL | VL | 0 |
| VL | VH | VML | VH/3 |
| VH | VL | VMH | 2* VH/3 |
| VH | VH | VH | VH |
需要根据输出频率要求,更新 NDIVx 和 CDIVx 引脚的配置,从而形成图 6-5 中的布局。