ZHCSXO1 December   2024 LMX2624-SP

ADVANCE INFORMATION  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 引脚配置和功能
  6. 规格
    1. 5.1 绝对最大额定值
    2. 5.2 ESD 等级
    3. 5.3 建议运行条件
    4. 5.4 热性能信息
    5. 5.5 电气特性
    6. 5.6 时序要求
    7. 5.7 时序图
  7. 详细说明
    1. 6.1 概述
    2. 6.2 功能方框图
    3. 6.3 特性说明
      1. 6.3.1  基准振荡器输入
      2. 6.3.2  基准路径
        1. 6.3.2.1 OSCin 倍频器 (OSC_2X)
        2. 6.3.2.2 R 预分频器 (PLL_R_PRE)
        3. 6.3.2.3 R 后分频器 (PLL_R)
      3. 6.3.3  状态机时钟
      4. 6.3.4  PLL 相位检测器和电荷泵
      5. 6.3.5  N 分频器和分数分频电路
      6. 6.3.6  MUXout 引脚
        1. 6.3.6.1 用于回读的串行数据输出
        2. 6.3.6.2 锁定检测指示器设置为“VCOcal”或“VTUNE 和 VCOcal”类型
      7. 6.3.7  VCO(压控振荡器)
        1. 6.3.7.1 VCO 校准
          1. 6.3.7.1.1 双缓冲(影子寄存器)
        2. 6.3.7.2 看门狗特性
        3. 6.3.7.3 RECAL 特性
        4. 6.3.7.4 确定 VCO 增益
      8. 6.3.8  通道分频器
      9. 6.3.9  输出静音引脚和乒乓方法
      10. 6.3.10 输出频率倍频器
      11. 6.3.11 输出缓冲器
      12. 6.3.12 断电模式
      13. 6.3.13 引脚模式整数频率生成
      14. 6.3.14 处理未使用的引脚
      15. 6.3.15 相位同步
        1. 6.3.15.1 一般概念
        2. 6.3.15.2 SYNC 的应用类别
        3. 6.3.15.3 使用 SYNC 的过程
        4. 6.3.15.4 SYNC 输入引脚
      16. 6.3.16 相位调整
      17. 6.3.17 相位调整和相位同步的精细调整
      18. 6.3.18 SYSREF
        1. 6.3.18.1 可编程字段
        2. 6.3.18.2 输入和输出引脚格式
          1. 6.3.18.2.1 SYSREF 输出格式
        3. 6.3.18.3 示例
        4. 6.3.18.4 SYSREF 过程
    4. 6.4 器件功能模式
    5. 6.5 编程
      1. 6.5.1 建议的初始上电序列
      2. 6.5.2 更改频率的建议顺序
  8. 寄存器映射
    1. 7.1 器件寄存器
  9. 应用和实施
    1. 8.1 应用信息
      1. 8.1.1 OSCin 配置
      2. 8.1.2 OSCin 压摆率
      3. 8.1.3 射频输出缓冲器功率控制
      4. 8.1.4 射频输出缓冲器上拉
      5. 8.1.5 互补侧的射频输出处理
        1. 8.1.5.1 未使用输出的单端端接
    2. 8.2 典型应用
      1. 8.2.1 设计要求
      2. 8.2.2 详细设计过程
      3. 8.2.3 应用曲线
    3. 8.3 电源相关建议
    4. 8.4 布局
      1. 8.4.1 布局指南
      2. 8.4.2 布局示例
      3. 8.4.3 PCB 布局上的封装示例
      4. 8.4.4 辐射环境
        1. 8.4.4.1 电离总剂量
        2. 8.4.4.2 单粒子效应
  10. 器件和文档支持
    1. 9.1 器件支持
      1. 9.1.1 开发支持
    2. 9.2 文档支持
      1. 9.2.1 相关文档
    3. 9.3 接收文档更新通知
    4. 9.4 支持资源
    5. 9.5 商标
    6. 9.6 静电放电警告
    7. 9.7 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 工程样片
    2. 11.2 封装选项附录
    3. 11.3 卷带包装信息

引脚配置和功能

图 4-1 HBD 封装64 引脚 CQFP顶视图
表 4-1 引脚功能
引脚I/O类型说明
编号名称
1NDIV2I4 电平引脚引脚模式下的整数 N 分频器位 2。这是 N 分频器设置的 6 位值 NDIV5-NDIV0 的一部分。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
2NDIV1I4 电平引脚引脚模式下的整数 N 分频器位 1。这是 N 分频器设置的 6 位值 NDIV5-NDIV0 的一部分。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
3NDIV0I4 电平引脚引脚模式下的整数 N 分频器位 0。这是 N 分频器设置的 6 位值 NDIV5-NDIV0 的一部分。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
4 GND 接地
5 VbiasVCO VCO 偏置。需要将 10µF 电容器接地。靠近引脚放置。
6 GND 接地
7 REF_DBLR_EN I 输入基准倍频器在引脚模式下启用。此引脚上为高电平则启用基准倍频器,而此引脚上为低电平则会绕过输入基准倍频器。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
8 CAL/CE I 芯片使能。在引脚模式(非 SPI 模式)下,该引脚的上升沿会激活 VCO 校准。在 SPI 模式下,该引脚充当 CE,CE 引脚上的高电平使器件启用,引脚上为低电平则禁用器件。
9SYNCI相位同步输入引脚。
10GND接地
11VccDIG数字电源。建议将 0.1µF 电容器接地。
12OSCinPI互补基准输入时钟引脚。高输入阻抗。需要连接串联电容器(建议使用 0.1µF)。
13OSCinMI连接到 OSCinP 的互补引脚。
14VregIN输入基准路径调节器去耦。需要将 1µF 电容器接地。靠近引脚放置。
15OUTMUX2I与 OUTMUX1 和 OUTMUX0 一起控制 RFOUTA 和 RFOUTB 的输出多路复用器选择。这八个选项包括为 RFOUTA 和 RFOUTB 选择 VCO 输出、倍频器输出或通道分频器输出组合。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
16OUTMUX1I与 OUTMUX2 和 OUTMUX0 一起控制 RFOUTA 和 RFOUTB 的输出多路复用器选择。这八个选项包括为 RFOUTA 和 RFOUTB 选择 VCO 输出、倍频器输出或通道分频器输出组合。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
17OUTMUX0I与 OUTMUX2 和 OUTMUX1 一起控制 RFOUTA 和 RFOUTB 的输出多路复用器选择。这八个选项包括为 RFOUTA 和 RFOUTB 选择 VCO 输出、倍频器输出或通道分频器输出组合。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
18 MuteA I 输出缓冲器静音控制。高阻抗 CMOS 输入。使用这个 MuteA 引脚使 RFOUTA 静音或取消静音
19MuteBI输出缓冲器静音控制。高阻抗 CMOS 输入。使用这个 MuteB 引脚使 RFOUTB 静音或取消静音
20VccCPI电荷泵电源。建议将 0.1µF 电容器接地。
21CPoutO电荷泵输出。建议将环路滤波器的 C1 连接到靠近电荷泵引脚的位置。
22GND接地接地
23GND接地接地
24VccMASH数字电源。建议将 0.1µF 和 10µF 电容器接地。
25SCKISPI 输入时钟。高阻抗 CMOS 输入。1.8V 至 3.3V 逻辑电平。
26SDIISPI 输入数据。高阻抗 CMOS 输入。1.8V 至 3.3V 逻辑电平。
27VccBUF输出缓冲器电源。需要将 0.1µF 电容器接地。
28GND接地接地
29RFoutBMORFoutBP 的互补引脚
30RFoutBPO差分输出 B 对。需要在尽可能靠近引脚的位置将一个 50Ω 上拉电阻连接到 VCC。可用作合成器输出或 SYSREF 输出。
31GND接地接地
32VccBUF输出缓冲器电源。需要将 0.1µF 电容器接地。
33NC无连接。保持未连接。
34MUXout多路复用输出引脚。可以输出:锁定检测、SPI 回读和诊断。
35CSBSPI 负片选。高阻抗 CMOS 输入。1.8V 至 3.3V 逻辑。
36GND接地接地
37VccBUF输出缓冲器电源。需要将 0.1µF 电容器接地。
38GND接地接地
39 RFoutAM O 差分输出 A 对。集成了连接到 VCC 的 50Ω 上拉电阻。
40 RFoutAP O 差分输出 A 对。集成了连接到 VCC 的 50Ω 上拉电阻。
41GND接地接地
42VccBUF输出缓冲器电源。需要将 0.1µF 电容器接地。
43GND接地接地
44VccVCO2VCO 电源。建议将 0.1µF 和 10µF 电容器接地。
45VbiasVCO2VCO 偏置。需要将 1µF 电容器接地。
46SysRefReqI用于支持 JESD204B 的 SYSREF 请求单端输入。
47VrefVCO2VCO 电源基准。需要将 10µF 电容器接地。
48RECAL_ENI启用自动重新校准功能。该引脚上的低电平不触发校准。如果是高电平,则只要器件在经过特定延迟后解锁,就会触发校准。
49 CDIV0 I 4 电平引脚 在引脚模式选项下控制通道分频器以及 CDIV2 和 CDIV1。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
50 CDIV1 I 4 电平引脚 在引脚模式选项下控制通道分频器以及 CDIV0 和 CDIV2。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
51 CDIV2 I 4 电平引脚 在引脚模式选项下控制通道分频器以及 CDIV1 和 CDIV0。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
52GND接地接地
53VbiasVARACVCO 变容偏置。需要将 10µF 电容器接地。
54GND接地接地
55VtuneIVCO 调谐电压输入。
56VrefVCOVCO 电源基准。需要将 10µF 电容器接地。
57VccVCOVCO 电源。建议将 0.1µF 和 10µF 电容器接地。
58VregVCOVCO 稳压器节点。需要将 1µF 电容器接地。
59GND接地接地
60GND接地接地
61NCNC无连接
62NDIV5I4 电平引脚引脚模式下的整数 N 分频器位 5。这是 N 分频器设置的 6 位值 NDIV5-NDIV0 的一部分。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
63NDIV4I4 电平引脚引脚模式下的整数 N 分频器位 4。这是 N 分频器设置的 6 位值 NDIV5-NDIV0 的一部分。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。
64NDIV3I4 电平引脚引脚模式下的整数 N 分频器位 3。这是 N 分频器设置的 6 位值 NDIV5-NDIV0 的一部分。有关更多详细信息,请参阅引脚模式整数频率生成中的引脚模式说明。