ZHCSXO1 December 2024 LMX2624-SP
ADVANCE INFORMATION
LMX2624-SP 可以生成一个与 fOUT 同步的 SYSREF 输出信号,并具有可编程延时。该输出可能是单个脉冲,也可能是一系列脉冲,亦或是连续的脉冲流。要使用 SYSREF 功能,首先必须将 PLL 置于 SYNC 模式且 VCO_PHASE_SYNC_EN = 1。
图 6-9 SYSREF 设置如图 6-9 所示,SYSREF 特性使用 IncludedDivide 和 SYSREF_DIV_PRE 分频器来生成 fINTERPOLATOR。该频率用于对 SysRefReq 引脚的上升沿和下降沿重新计时。在 SYSREF 生成模式下,fINTERPOLATOR 会进一步除以 2×SYSREF_DIV 以生成有限系列脉冲或连续脉冲流。
| 参数 | 最小值 | 典型值 | 最大值 | 单位 |
|---|---|---|---|---|
| fVCO | 7500 | 15000 | MHz | |
| fINTERPOLATOR | 0.8 | 1.5 | GHz | |
| IncludedDivide | 4 或 6 | |||
| SYSREF_DIV_PRE | 1、2 或 4 | |||
| SYSREF_DIV | 4、6、8、...、4098 | |||
| fINTERPOLATOR | fPRESYSREF = fVCO /(IncludedDivide × SYSREF_DIV_PRE) | |||
| fSYSREF | fSYSREF = fINTERPOLATOR / (2 × SYSREF_DIV) | |||
| 延迟步长 | 9 | ps | ||
| 脉冲模式的脉冲 (SYSREF_PULSE_CNT) | 0 | 15 | 不适用 | |
可以使用 JESD_DAC1_CTRL、JESD_DAC2_CTRL、JESD_DAC3_CTRL 和 JESD_DAC4_CTRL 字段对延时进行编程。通过将这些字段连接成一个更大的字,称为“SYSREFPHASESHIFT”,可以求出相对延时。这些字的总和必须始终为 63。
| SYSREFPHASESHIFT | 延迟 | JESD_DAC1 | JESD_DAC2 | JESD_DAC3 | JESD_DAC4 |
|---|---|---|---|---|---|
| 0 | 最小值 | 36 | 27 | 0 | 0 |
| ... | 0 | 0 | |||
| 36 | 0 | 63 | 0 | 0 | |
| 37 | 0 | 62 | 1 | 0 | |
| ... | |||||
| 99 | 0 | 0 | 63 | 0 | |
| 100 | 0 | 0 | 62 | 1 | |
| ... | |||||
| 161 | 0 | 0 | 1 | 62 | |
| 162 | 0 | 0 | 0 | 63 | |
| 163 | 1 | 0 | 0 | 62 | |
| 225 | 63 | 0 | 0 | 0 | |
| 226 | 62 | 1 | 0 | 0 | |
| 247 | 最大值 | 41 | 22 | 0 | 0 |
| > 247 | 无效 | 无效 | 无效 | 无效 | 无效 |