ZHCSXO1
December 2024
LMX2624-SP
ADVANCE INFORMATION
1
1
特性
2
应用
3
说明
4
引脚配置和功能
5
规格
5.1
绝对最大额定值
5.2
ESD 等级
5.3
建议运行条件
5.4
热性能信息
5.5
电气特性
5.6
时序要求
5.7
时序图
6
详细说明
6.1
概述
6.2
功能方框图
6.3
特性说明
6.3.1
基准振荡器输入
6.3.2
基准路径
6.3.2.1
OSCin 倍频器 (OSC_2X)
6.3.2.2
R 预分频器 (PLL_R_PRE)
6.3.2.3
R 后分频器 (PLL_R)
6.3.3
状态机时钟
6.3.4
PLL 相位检测器和电荷泵
6.3.5
N 分频器和分数分频电路
6.3.6
MUXout 引脚
6.3.6.1
用于回读的串行数据输出
6.3.6.2
锁定检测指示器设置为“VCOcal”或“VTUNE 和 VCOcal”类型
6.3.7
VCO(压控振荡器)
6.3.7.1
VCO 校准
6.3.7.1.1
双缓冲(影子寄存器)
6.3.7.2
看门狗特性
6.3.7.3
RECAL 特性
6.3.7.4
确定 VCO 增益
6.3.8
通道分频器
6.3.9
输出静音引脚和乒乓方法
6.3.10
输出频率倍频器
6.3.11
输出缓冲器
6.3.12
断电模式
6.3.13
引脚模式整数频率生成
6.3.14
处理未使用的引脚
6.3.15
相位同步
6.3.15.1
一般概念
6.3.15.2
SYNC 的应用类别
6.3.15.3
使用 SYNC 的过程
6.3.15.4
SYNC 输入引脚
6.3.16
相位调整
6.3.17
相位调整和相位同步的精细调整
6.3.18
SYSREF
6.3.18.1
可编程字段
6.3.18.2
输入和输出引脚格式
6.3.18.2.1
SYSREF 输出格式
6.3.18.3
示例
6.3.18.4
SYSREF 过程
6.4
器件功能模式
6.5
编程
6.5.1
建议的初始上电序列
6.5.2
更改频率的建议顺序
7
寄存器映射
7.1
器件寄存器
8
应用和实施
8.1
应用信息
8.1.1
OSCin 配置
8.1.2
OSCin 压摆率
8.1.3
射频输出缓冲器功率控制
8.1.4
射频输出缓冲器上拉
8.1.5
互补侧的射频输出处理
8.1.5.1
未使用输出的单端端接
8.2
典型应用
8.2.1
设计要求
8.2.2
详细设计过程
8.2.3
应用曲线
8.3
电源相关建议
8.4
布局
8.4.1
布局指南
8.4.2
布局示例
8.4.3
PCB 布局上的封装示例
8.4.4
辐射环境
8.4.4.1
电离总剂量
8.4.4.2
单粒子效应
9
器件和文档支持
9.1
器件支持
9.1.1
开发支持
9.2
文档支持
9.2.1
相关文档
9.3
接收文档更新通知
9.4
支持资源
9.5
商标
9.6
静电放电警告
9.7
术语表
10
修订历史记录
11
机械、封装和可订购信息
11.1
工程样片
11.2
封装选项附录
11.3
卷带包装信息
5.7
时序图
图 5-1
串行数据输入时序图
在 SPI 上写入时,还有其他几个注意事项:
R/W 位必须设置为 0。
SDI 引脚上的数据在 SCK 引脚的每个上升沿被时钟输入到移位寄存器中。
CSB 必须保持低电平,才能对数据进行时钟输入。如果 CSB 保持高电平,器件会忽略时钟脉冲。
当 SCK 为低电平时,CSB 必须从高电平到低电平进行转换。
如果在器件之间共享 SCK 和 SDI 线路,TI 建议在不进行时钟输入的器件上将 CSB 线路保持高电平。
图 5-2
串行数据回读时序图
SPI 回读还有其他几个注意事项:
R/W 位必须设置为 1。
对于事务的地址部分,以及在没有事务时,MUXout 引脚会设为三态。
MUXout 上的数据在 SCK 下降沿之后立即可用,因此必须在 SCK 上升沿回读。
始终忽略 SDI 线路上转换的数据部分。