ZHCSX18B September 2024 – October 2025 TIOL221
PRODMIX
| 参数 | 测试条件 | 最小值 | 典型值 | 最大值 | 单位 | ||
|---|---|---|---|---|---|---|---|
| 电源 (LP) | |||||||
| I(LP-SHDN) | 关断模式下的电源静态电流 | 禁用 CQ TX 和 RX、DO 和 DI。VOUT 上无负载。仅 SPI 模式 | 1.2 | 2.1 | mA | ||
| I(LP-RX-ONLY) | 仅启用输入时的电源电流 | 已禁用 CQ 和 DO。启用 CQ RX 和 DI。VOUT 上无负载。 RSETx >= 10kΩ |
已禁用 CQ 和 DO。启用 CQ RX 和 DI。VOUT 上无负载 | 1.4 | 2.5 | mA | |
| I(LP-CQ/DO) | 启用 CQ 驱动器和 DO 时的额外静态电源电流。CQ/DO 上无负载 | RSETx >= 10kΩ | 2.5 | 4.5 | mA | ||
| V(LP-UVLO) | LP 欠压锁定 | LP 下降;NFAULT = 高阻态 | LP 下降;NFAULT = 高阻态 | 6 | 6.3 | V | |
| V(LP-UVLO) | LP 欠压锁定 | LP 上升;NFAULT = 低电平 | LP 上升;NFAULT = 低电平 | 6.5 | 6.8 | V | |
| V(LP-UVLO,HYS) | LP 欠压迟滞 | 上升至下降阈值 | 上升至下降阈值 | 200 | mV | ||
| V(LPW) | LP 欠压警告 | LP 下降 | 14 | 16 | 18 | V | |
| V(LPW-HYS) | LP 欠压警告迟滞 | 530 | mV | ||||
| V5_IN | |||||||
| V5_IN(UVLO,F) | V5_IN 的 UVLO 下降电平 | V5_IN 下降 | 3.4 | 3.5 | 3.6 | V | |
| V5_IN(UVLO,R) | V5_IN 的 UVLO 上升电平 | V5_IN 上升 | 3.7 | 3.8 | 4.0 | V | |
| I5_IN | 5V_IN 的输入电源电流 | 禁用 CQ 和 DO,VOUT 上无负载 | 0.15 | 1 | mA | ||
| 线性稳压器 (VOUT) | |||||||
| V(VOUT) | 电压稳压器输出 | VOUT 设置为 5V | 4.75 | 5 | 5.25 | V | |
| VOUT 设置为 3.3V | 3.13 | 3.3 | 3.46 | V | |||
| LINEREGVOUT | 线路调整 (dV(VOUT)/dV(LP)) | I(VCC_OUT) = 1mA V(LP) = 7V 至 36V (VOUT = 5V) V(LP) = 7V 至 36V 或 V5IN = 4.5V 至 5.5V (VOUT = 3.3V) |
1.7 | mV/V | |||
| LOADREGVOUT | 负载调整 (dV(VOUT)/V(OUT)) | VOUT=5V 时 V(LP) = 24V VOUT=3.3V 时 V(LP) = 24V 或 V5IN= 5V I(VCC_OUT) = 100µA 至 20mA |
1 | % | |||
| PSSR | 电源抑制比 | 100kHz,I(VCC_OUT) = 20mA | 40 | dB | |||
| 驱动器输出(CQ、DO) | |||||||
| RDSON-HS | 高侧驱动器导通电阻 | ILOAD = 200mA,电流限制 = 300mA | 2.5 | 4.5 | Ω | ||
| RDSON-LS | 低侧驱动器导通电阻 | ILOAD = 200mA,电流限制 = 300mA | 2.5 | 4.5 | Ω | ||
| IO(LIM) | 驱动器输出电流限制 | SPI/PIN = 低电平 V(DRIVER)= (VLP - 3)V 或 3V, |
RSETx = 110kΩ | 35 | 55 | 70 | mA |
| RSETx = 10kΩ | 300 | 350 | 400 | mA | |||
RSETx = 0 至 5kΩ |
500 | mA | |||||
RSETx = 开路 |
260 | 330 | 400 | mA | |||
| IO(LIM) | 驱动器输出电流限制 | SPI/PIN = 高电平, V(DRIVER)= (VLP - 3)V 或 3V, |
3h[7:6]= 0h | 35 | 60 | 75 | mA |
| 3h[7:6]= 1h | 50 | 75 | 95 | mA | |||
| 3h[7:6]= 2h | 100 | 140 | 175 | mA | |||
| 3h[7:6]= 3h | 150 | 190 | 260 | mA | |||
| 3h[7:6]= 4h | 200 | 230 | 330 | mA | |||
| 3h[7:6] = 5h | 250 | 290 | 410 | mA | |||
| 3h[7:6] = 6h | 300 | 350 | 485 | mA | |||
| 3h[7:6]= 7h | 500 | 700 | mA | ||||
| IOZ(CQ) | CQ 漏电流 | EN1 = 低电平,0 ≤ V(CQ) ≤ (V(LP) - 0.1V) | -2 | 2 | µA | ||
| ILLM(CQ) | CQ 负载放电电流 | EN1 = 低电平,RSET1 = 0Ω 至 5kΩ (1),V(CQ) >= 5V | 5 | 8.5 | 15 | mA | |
| ILLM(DO) | DO 负载放电电流 | EN2 = 低电平,RSET2 = 0Ω 至 5kΩ;V(DO) >= 5V | 5 | 8.5 | 15 | mA | |
| IPU-DO | DO 驱动器弱上拉电流 | SPI/PIN=高电平,EN2=低电平,TX2=高电平,RSET2:10kΩ 至 110kΩ,启用弱上拉电阻(仅限 SPI 模式) | 0 ≤ V(DO) ≤ (V(LP) - 2V) |
40 | 50 | 80 | µA |
| IPD-DO | DO 驱动器弱下拉电流 | (SPI/PIN=高电平,EN2=低电平,TX2=低电平,RSET2:10kΩ 至 110kΩ,启用弱上拉电阻(仅限 SPI 模式) |
2 ≤ V(DO) ≤ V(LP) | 40 | 50 | 80 | µA |
| IPU-CQ | CQ 驱动器弱上拉电流 | 禁用驱动器,启用弱上拉电阻(SPI 模式) |
0 ≤ V(CQ) ≤ (V(LP) - 2V) | 40 | 50 | 80 | µA |
| IPD-CQ | CQ 驱动器弱下拉电流 | 禁用驱动器,启用弱下拉电阻(SPI 模式) | 2 ≤ V(CQ) ≤ V(LP) | 40 | 50 | 80 | µA |
| 接收器输入(CQ、DI) | |||||||
| V(THH) | 输入阈值“H” | V(L+) > 18V;EN = 低电平 | 10.5 | 13 | V | ||
| V(THL) | 输入阈值“L” | 8 | 11.5 | V | |||
| V(HYS) | 接收器迟滞 (V(THH) - V(THL)) |
0.75 | V | ||||
| V(THH) | 输入阈值“H” | V(L+) < 18V,EN = 低电平 | 请参阅注释(2) | 请参阅注释(3) | V | ||
| V(THL) | 输入阈值“L” | V(L+) < 18V,EN = 低电平 | 请参阅注释(4) | 请参阅注释(5) | V | ||
| V(HYS) | 接收器迟滞 (V(THH) - V(THL)) |
0.75 | V | ||||
| CIN-CQ | CQ 输入电容 | 禁用 CQ 驱动器,禁用弱上拉/下拉,f = 100kHz | 150 | pF | |||
| CIN-DI | DI 输入电容 | f = 100kHz | 100 | pF | |||
| IPU-DI | DI 弱上拉电流 | SPI 模式,在 DI 引脚上启用弱上拉 | 0 ≤ V(DI) ≤ (V(LP) - 2V) |
40 | 50 | 80 | µA |
| IPD-DI | DI 弱下拉电流 | SPI 模式,在 DI 引脚上启用弱下拉 | 0 ≤ V(DI) ≤ (V(LP) - 2V) | 40 | 50 | 80 | µA |
| 逻辑电平输入(CS/PP、SCK、SDI/NPN、SPI/PIN、EN1、EN2、TX1、TX2、VSEL) | |||||||
| VIL | 输入逻辑低电平电压 | 0.3*VOUT | V | ||||
| VIH | 输入逻辑高电平电压 | 0.7*VOUT | V | ||||
| RPD | EN1、EN2、SDI/NPN、SCK 处的下拉电阻 | 100 | kΩ | ||||
| RPU | TX1、TX2、CS/PP、SPI/PIN 处的上拉电阻 | 100 | kΩ | ||||
| RPU | VSEL 的上拉电阻 | 1000 | kΩ | ||||
| 逻辑电平输出(WU、SDO/NFLT2、INT/NFLT1、RX1、RX2、RESET) | |||||||
| VOH | 输出逻辑高电压 RX1、RX2、SDO | IO = 4mA | IO = 4mA | VOUT-0.5 | V | ||
| VOL | 输出逻辑低电平电压 | IO = 4mA | 0.4 | V | |||
| IOZ | NFLT1、NFLT2、WU、RESET 上的输出高阻抗漏电流 | 高阻态下的输出,VO = 0V 或 VCC_IN/OUT | -1 | 1 | µA | ||
| 保护电路 | |||||||
| T(WRN) | 热警告 | 内核温度 TJ | 125 | °C | |||
| T(SDN) | 热关断 | 150 | 160 | °C | |||
| T(HYS) | 用于关断的热迟滞 | 14 | °C | ||||
| T(WRN) | 用于警告的热迟滞 | 内核温度 TJ | 内核温度 TJ | 14 | °C | ||
| IREV | 反极性下的 CQ 漏电流 | EN=低电平,TX=x;LP = 24V VCQ = (V(LP) -36V) 或 V(CQ) = (V(LP) +36V) | 60 | µA | |||
| EN=低电平,TX=x;LP = 24V VCQ = (V(LP) -65V) 或 V(CQ) = 65V | 110 | µA | |||||
| EN = 高电平,TX = 低电平;V(CQ to LP) = 3V;RSET >= 10kΩ | 650 | µA | |||||
| EN = 高电平,TX = 高电平;V(CQ to LM) = -3V | 10 | µA | |||||