ZHCSH72K September 2011 – October 2025 LMK00301
PRODUCTION DATA
交流耦合可在驱动不同接收器标准时改变直流偏置电平(共模电压)。由于交流耦合会阻止驱动器在接收器上提供直流偏置电压,因此请验证接收器是否偏置到其理想的直流电平。
使用 LVDS 驱动器驱动差分接收器时,可以通过添加直流阻断电容器对信号进行交流耦合;但是,需要在驱动器侧和接收器侧均建立适当的直流偏置点。推荐的端接方案取决于差分接收器是否集成了端接电阻。
驱动无内置 100Ω 差分端接的差分接收器时,需将交流耦合电容置于负载端接电阻与接收器之间,为 LVDS 驱动器的正常偏置提供一条直流路径。图 9-10 展示了这种情况。负载端接电阻与交流耦合电容需尽可能靠近接收器输入端,以尽可能缩短支线长度。接收器可通过千欧级电阻实现内部偏置,或外部偏置至其共模输入范围内的参考电压。
驱动内置 100Ω 差分端接的差分接收器时,需在交流耦合电容前放置源端接电阻,为驱动器提供正常直流偏置(如图 9-11 所示)。但源端与负载端均接 100Ω 电阻(即双端接)时,LVDS 驱动器看到的等效电阻为 50Ω,会导致输入端有效信号摆幅减半。如果自端接接收器要求输入摆幅大于 250mVpp(差分)且需交流耦合输入,则图 9-11 中双端接配置的 LVDS 驱动器可能无法满足最小输入摆幅要求;此时建议采用带交流耦合的 LVPECL 或 HCSL 输出驱动器形式,以满足自端接接收器的最小输入摆幅需求。
当对 LVDS 输出使用交流耦合时,可能会由于电容器充电而在时钟输出中观察到启动延迟。图 9-10 和图 9-11 中的示例 0.1μF 电容,但该值可根据具体应用的启动要求调整。
图 9-10 使用交流耦合连接接收器的差分 LVDS 操作 (a.) 无内置 100Ω 端接
图 9-11 使用交流耦合连接接收器的差分 LVDS 操作 (b.) 有内置 100Ω 端接LVPECL 驱动器需要一条直流接地路径。当对 LVPECL 信号进行交流耦合时,需在 LVPECL 驱动器附近采用 160Ω 发射极电阻器(Vcco=2.5V 时为 91Ω)来提供一条直流接地路径,如图 9-15 所示。为了使接收器正常运行,信号必须偏置到接收器指定的直流偏置电平(共模电压)。LVPECL 接收器的典型直流偏置电压(共模电压)为 2V。此外,如图 9-12 所示,对于 Vcco=3.3V 和 2.5V 的情况,戴维南等效电路可作为有效端接。注意:该戴维南电路与图 9-9 中的直流耦合示例不同,因其分压电路用于设定接收器的输入共模电压。
图 9-12 交流耦合差分 LVPECL 操作(戴维南等效电路)