ZHCSH72K September   2011  – October 2025 LMK00301

PRODUCTION DATA  

  1.   1
  2. 特性
  3. 应用
  4. 说明
  5. 器件比较
  6. 引脚配置和功能
  7. 规格
    1. 6.1 绝对最大额定值
    2. 6.2 ESD 等级
    3. 6.3 建议运行条件
    4. 6.4 热性能信息
    5. 6.5 电气特性
    6. 6.6 典型特性
  8. 参数测量信息
    1. 7.1 差分电压测量术语
  9. 详细说明
    1. 8.1 概述
    2. 8.2 功能方框图
    3. 8.3 特性说明
      1. 8.3.1 VCC 和 VCCO 电源
    4. 8.4 器件功能模式
      1. 8.4.1 时钟输入
      2. 8.4.2 时钟输出
        1. 8.4.2.1 基准输出
  10. 应用和实施
    1. 9.1 应用信息
    2. 9.2 典型应用
      1. 9.2.1 设计要求
        1. 9.2.1.1 驱动时钟输入
        2. 9.2.1.2 晶体接口
      2. 9.2.2 详细设计过程
        1. 9.2.2.1 终止和使用时钟驱动器
          1. 9.2.2.1.1 直流耦合差分操作的端接
          2. 9.2.2.1.2 交流耦合差分操作的端接
          3. 9.2.2.1.3 单端操作的端接
      3. 9.2.3 应用曲线
    3. 9.3 电源相关建议
      1. 9.3.1 电源时序
      2. 9.3.2 电流消耗和功率耗散计算
        1. 9.3.2.1 功率耗散示例 1:独立 VCC 和 VCCO 电源且含未使用输出
        2. 9.3.2.2 功率耗散示例 2:最坏情况下的功耗
      3. 9.3.3 电源旁路
        1. 9.3.3.1 电源纹波抑制
      4. 9.3.4 热管理
    4. 9.4 布局
      1. 9.4.1 布局指南
      2. 9.4.2 布局示例
  11. 10器件和文档支持
    1. 10.1 文档支持
      1. 10.1.1 相关文档
    2. 10.2 接收文档更新通知
    3. 10.3 支持资源
    4. 10.4 商标
    5. 10.5 静电放电警告
    6. 10.6 术语表
  12. 11修订历史记录
  13. 12机械、封装和可订购信息
交流耦合差分操作的端接

交流耦合可在驱动不同接收器标准时改变直流偏置电平(共模电压)。由于交流耦合会阻止驱动器在接收器上提供直流偏置电压,因此请验证接收器是否偏置到其理想的直流电平。

使用 LVDS 驱动器驱动差分接收器时,可以通过添加直流阻断电容器对信号进行交流耦合;但是,需要在驱动器侧和接收器侧均建立适当的直流偏置点。推荐的端接方案取决于差分接收器是否集成了端接电阻。

驱动无内置 100Ω 差分端接的差分接收器时,需将交流耦合电容置于负载端接电阻与接收器之间,为 LVDS 驱动器的正常偏置提供一条直流路径。图 9-10 展示了这种情况。负载端接电阻与交流耦合电容需尽可能靠近接收器输入端,以尽可能缩短支线长度。接收器可通过千欧级电阻实现内部偏置,或外部偏置至其共模输入范围内的参考电压。

驱动内置 100Ω 差分端接的差分接收器时,需在交流耦合电容前放置源端接电阻,为驱动器提供正常直流偏置(如图 9-11 所示)。但源端与负载端均接 100Ω 电阻(即双端接)时,LVDS 驱动器看到的等效电阻为 50Ω,会导致输入端有效信号摆幅减半。如果自端接接收器要求输入摆幅大于 250mVpp(差分)且需交流耦合输入,则图 9-11 中双端接配置的 LVDS 驱动器可能无法满足最小输入摆幅要求;此时建议采用带交流耦合的 LVPECL 或 HCSL 输出驱动器形式,以满足自端接接收器的最小输入摆幅需求。

当对 LVDS 输出使用交流耦合时,可能会由于电容器充电而在时钟输出中观察到启动延迟。图 9-10图 9-11 中的示例 0.1μF 电容,但该值可根据具体应用的启动要求调整。

LMK00301 使用交流耦合连接接收器的差分 LVDS 操作 (a.) 无内置 100Ω 端接图 9-10 使用交流耦合连接接收器的差分 LVDS 操作 (a.) 无内置 100Ω 端接
LMK00301 使用交流耦合连接接收器的差分 LVDS 操作 (b.) 有内置 100Ω 端接图 9-11 使用交流耦合连接接收器的差分 LVDS 操作 (b.) 有内置 100Ω 端接

LVPECL 驱动器需要一条直流接地路径。当对 LVPECL 信号进行交流耦合时,需在 LVPECL 驱动器附近采用 160Ω 发射极电阻器(Vcco=2.5V 时为 91Ω)来提供一条直流接地路径,如图 9-15 所示。为了使接收器正常运行,信号必须偏置到接收器指定的直流偏置电平(共模电压)。LVPECL 接收器的典型直流偏置电压(共模电压)为 2V。此外,如图 9-12 所示,对于 Vcco=3.3V 和 2.5V 的情况,戴维南等效电路可作为有效端接。注意:该戴维南电路与图 9-9 中的直流耦合示例不同,因其分压电路用于设定接收器的输入共模电压。

LMK00301 交流耦合差分 LVPECL 操作(戴维南等效电路)图 9-12 交流耦合差分 LVPECL 操作(戴维南等效电路)