ZHCAES2B October 2024 – September 2025 AM62P , AM62P-Q1
有关连接处理器 IO,请参阅处理器特定数据表的引脚连接要求一节结尾的注释。
该处理器系列支持 MAIN 域中的 2 个 GPIO 模块实例 (GPIO0 和 GPIO1) 和 MCU 域中的 1 个 GPIO 模块实例 MCU_GPIO0。通用输入/输出 (GPIO) 外设支持可以配置为输入或输出的信号(引脚)。当配置为输出时,软件可以对内部寄存器进行写入来控制输出引脚上驱动的状态。当配置为输入时,软件可以通过读取内部寄存器的来读取输入的状态。此外,GPIO 外设可以在不同的中断/事件生成模式下生成主机 CPU 中断和 DMA 同步事件。处理器特定数据表的引脚属性和信号说明两节提供了有关处理器引脚的信息,这些引脚可配置为支持 LVCMOS 和 SDIO 缓冲器类型的 GPIO(推挽型)。引脚属性一节还介绍了处理器支持的其他类型 IO。
请参阅以下常见问题解答: