ZHCAES2B October 2024 – September 2025 AM62P , AM62P-Q1
处理器上提供以下时钟输出,仅用于测试和调试:
MCU_SYSCLKOUT0
MCU_PLL0_HSDIV0_CLKOUT (MCU_SYSCLKOUT0) 4 分频,然后连接到名为 MCU_SYSCLKOUT0 的特定引脚。该时钟输出仅用于测试或调试目的。
SYSCLKOUT0
MAIN_PLL0_HSDIV0_CLKOUT (SYSCLKOUT0) 4 分频,然后连接到名为 SYSCLKOUT0 的特定引脚。该时钟输出仅用于测试或调试目的。
OBSCLK0、OBSCLK1、MCU_OBSCLK0
观察时钟(OBSCLK0、OBSCLK1 与 MCU_OBSCLK0)输出建议仅用于测试或调试目的。观察时钟可用于选择多个内部时钟之一作为输出。观察时钟不应该用作任何外部器件的时钟源。如处理器特定数据表所述,OBSCLK0、OBSCLK1 和 MCU_OBSCLK0 信号仅用于测试或调试目的。
建议在可行时为名称为 MCU_SYSCLKOUT0、SYSCLKOUT0、OBSCLK0、OBSCLK1 和 MCU_OBSCLK0 的处理器引脚提供 TP 和并联拉电阻器(10kΩ 或 47kΩ)。
如果时钟输出引脚配置为备选功能,建议在布线上插入 TP,并提供将信号与所连接器件进行隔离的配置,从而进行测试或调试。