ZHCAES2B October 2024 – September 2025 AM62P , AM62P-Q1
对于 MCSPI 接口,建议靠近处理器时钟输出引脚(处理器 MCSPI 配置为控制器)为 SPI 时钟输出信号 SPI0..2_CLK (MCSPI 0..2) 和 MCU_SPI0..1_CLK (MCU_MCSPI 0..1) 提供串联电阻器 (22Ω),因为时钟输出用于重定时。
对于 MCASP 接口,建议靠近处理器时钟输出引脚(处理器 MCASP 配置为时钟源)为发送时钟(发送位时钟)输出信号 MCASP0..2_ACLKX 和发送帧同步信号 MCASP0..2_AFSX 提供串联电阻器 (22Ω),因为时钟输出用于重定时。
建议为针对 MCSPI 和 MCASP 接口配置的所有 IO 添加一个下拉电阻器 (10kΩ)(靠近所连接器件时钟输入引脚),以将所连接器件保持在低电平状态(在某些情况下,时钟在低电平逻辑状态下停止或暂停,并且下拉电阻器选项与该逻辑状态一致)。
建议为接收器时钟(接收位时钟)输出信号 MCASP0..2_ACLKR 与接收帧同步信号 MCASP0..2_AFSR(靠近所连接器件)配置串联电阻器 (22Ω)。
在复位期间和复位之后,对于许多处理器 IO(LVCMOS 或 SDIO),IO 缓冲器 TX(输出)和 RX(输入)被禁用,并且内部拉电阻器(上拉和下拉电阻器)被关闭。建议验证是否为 SPI 片选 SPI0..2_CS0..3 (MCSPI 0..2) 和 MCU_SPI0..1_CS0..3 (MCU MCSPI 0..1) 提供了外部上拉电阻器(10kΩ 或 47kΩ)(靠近所连接器件)。建议向处理器添加拉电阻器 (10kΩ 或 47kΩ) 和可悬空的所连接器件信号(数据接口 - 数据输入、数据输出)(以防止所连接器件输入在被主机驱动前处于悬空状态)。
允许将两(2)个或更多器件(通用的时钟连接、不同的数据信号连接,同时工作)连接到 MCASP 接口。MCASP 可以配置为使发送和接收段与发送段时钟和发送帧同步信号同步工作。如果使用专用串行器,则所有目标器件的 BCLK 和帧同步需要相同,如果使用 TDM,则不是问题。在定制电路板设计期间,需要考虑信号质量/信号反射的电势(从单个 MCASP 时钟输出驱动多个输入导致的信号反射)。