ZHCAES2B October 2024 – September 2025 AM62P , AM62P-Q1
处理器外设(UART、MCAN、MCSPI、MCASP、I2C)实现了 IOSET。建议在定制电路板设计中验证和使用正确的 IOSET。该接口的时序闭合基于 IOSET。
多通道串行外设接口 (MCSPI):
该处理器系列支持 5(五)个(3 个主域、2 个 MCU 域)MCSPI 实例。MCSPI 模块是多通道发送/接收同步串行总线,可以在控制器模式或外设模式下运行。在控制器模式下,处理器 SPI 接口向附加器件提供时钟信号。在外设模式下,附加器件需要为处理器提供 SPI 时钟源。
建议为 MCSPI 时钟输出信号使用串联一个 22Ω 电阻器(作为起点)。建议将该电阻放置在靠近处理器时钟输出引脚的位置(用于重定时)。建议在所连接器件时钟输入引脚附近使用下拉电阻器 (10kΩ)。对于靠近所连接器件的芯片选择 (CS) 引脚,建议使用上拉电阻器 (10kΩ)。
MCSPI 外设不支持引导。OSPI0 接口支持 SPI 引导。
对于 MCSPI 接口,SPIx_D0 和 SPIx_D1 为数据线路。数据线支持将信号编程为发送数据(发送、输出)或接收数据(接收、输入)。
在复位期间和复位之后,处理器 IO 缓冲器(TX(输出)和 RX(输入)和内部拉电阻器(上拉和下拉电阻器))会关闭。建议为处理器或所连接器件的数据线使用并联拉电阻器 (10kΩ 或 47kΩ),它可能悬空(以防止所连接器件输入在由主机驱动之前处于悬空状态)。
建议将 SPI 接口连接到 1(单)个存储器器件。连接到多个存储器件时,建议遵循高速设计实践并执行仿真,以确保当单个时钟源连接到多个连接 SPI 的器件时,布局不会产生非单调时钟转换。
请参阅以下常见问题解答:
[常见问题解答] AM6412:AM64x SPI D0 和 D1 - MISO/MOSI
常见问题解答是通用的,也可用于 AM62P、AM62P-Q1 处理器系列。
音频外设 - 多通道音频串行端口 (MCASP):
该处理器系列支持 3(三)个(3 个主域)音频外设实例 - 多通道音频串行端口 (MCASP)。3 个 MCASP 支持多达 4/6/16 个串行数据引脚(串行器)并具有独立的 TX 和 RX 时钟。MCASP 支持时分多路复用 (TDM)、内部 IC 声音 (I2S) 和类似格式。建议为 MCASP 时钟输出使用 22Ω 串联电阻器(作为起点)。建议将该电阻放置在靠近处理器时钟输出引脚的位置(用于重定时)。建议在所连接器件时钟输入引脚附近使用下拉电阻器 (10kΩ)。
在复位期间和复位之后,处理器 IO 缓冲器(TX(输出)和 RX(输入)和内部拉电阻器(上拉和下拉电阻器))会关闭。建议为可能悬空的处理器或所连接器件的数据线使用并联拉电阻器 (47kΩ)(以防止所连接器件输入在由主机驱动之前处于悬空状态)。
MCASP 作为通用音频串行端口,针对各种音频应用的要求进行了优化。MCASP 模块可以在发送和接收模式下运行。MCASP 对于时分多路复用 (TDM) 流、IC 间音频 (I2S) 协议接收和发送以及元件间数字音频接口传输 (DIT) 非常有用。MCASP 可以灵活地无缝连接到 Sony/Philips 数字接口 (S/PDIF) 传输物理层元件。
有关更多信息,请参阅以下常见问题解答:
[常见问题解答] AM625/AM623/AM620-Q1/AM62Ax/AM62Px/AM62D-Q1/AM62L 设计建议/定制电路板硬件设计 – 与 MCASP 相关的疑问