ZHCAES2B October 2024 – September 2025 AM62P , AM62P-Q1
要生成处理器和所连接器件电源导轨,可以考虑使用分立式电源架构。
有关可用或建议的分立式电源架构的信息,请参阅 TI.com 上的处理器特定(AM62P、AM62P-Q1)产品页面。
处理器特定产品页面提供了有关可用电源架构的最新信息。
当实现定制(TI 或非 TI)分立式电源架构时,请在所有电源斜升后注意电源尺寸(电流额定值)、电源时序、电源转换率控制和 MCU_PORz 输入 L->H 延迟(保持时间)(用于振荡器启动和稳定)要求。建议根据处理器特定数据表验证是否遵循了上述要求。
在电源导轨断电(关闭)期间,建议 MCU_PORz 输入在电源开始斜降之前达到有效的逻辑低电平。建议分立式电源架构设计为能够在任何电源导轨降至建议工作条件中定义的最小值以下时,在启动新的上电序列之前关闭所有电源导轨并监控电源导轨衰减到 300mV 以下。
建议在上电期间将 MCU_PORz 输入(必需)保持为低电平(有效),直到所有处理器电源斜升并有效(稳定)加最短延迟 9.5ms(处理器特定数据表中称为 9500000ns),以便内部振荡器启动并稳定(使用外部晶体加内部振荡器时,请参阅处理器特定数据表)或 MCU_PORz 输入保持低电平(有效),直到所有处理器电源上升并有效,并且外部振荡器时钟输出稳定(当使用外部 LVCMOS 数字时钟源(振荡器)时),加上最小延迟 1.2μs(在处理器特定数据表中称为 1200ns)(请参阅处理器特定数据手册)。
建议考虑最大额定电流应用手册来确定电源尺寸。
请参阅以下常见问题解答: