ZHCSVS1A April 2024 – September 2024 TMS320F28P550SJ , TMS320F28P559SJ-Q1
PRODMIX
请参考 PDF 数据表获取器件具体的封装图。
编号 | 最小值 | 最大值 | 单位 | ||
---|---|---|---|---|---|
标准模式 | |||||
T0 | fmod | I2C 模块频率 | 7 | 12 | MHz |
T1 | th(SDA-SCL)START | 保持时间,启动条件,SDA 下降后 SCL 下降延迟 | 4.0 | µs | |
T2 | tsu(SCL-SDA)START | 设置时间,重复启动,SDA 下降延迟之前 SCL 上升 | 4.0 | µs | |
T3 | th(SCL-DAT) | 保持时间,SCL 下降后的数据 | 0 | µs | |
T4 | tsu(DAT-SCL) | 设置时间,SCL 上升前的数据 | 250 | ns | |
T5 | tr(SDA) | 上升时间,SDA | 1000 | ns | |
T6 | tr(SCL) | 上升时间,SCL | 1000 | ns | |
T7 | tf(SDA) | 下降时间,SDA | 300 | ns | |
T8 | tf(SCL) | 下降时间,SCL | 300 | ns | |
T9 | tsu(SCL-SDA)STOP | 设置时间,停止条件,SDA 上升延迟之前 SCL 上升 | 4.0 | µs | |
T10 | tw(SP) | 将由滤波器抑制的尖峰脉冲持续时间 | 0 | 50 | ns |
T11 | Cb | 每条总线上的电容负载 | 400 | pF | |
快速模式 | |||||
T0 | fmod | I2C 模块频率 | 7 | 12 | MHz |
T1 | th(SDA-SCL)START | 保持时间,启动条件,SDA 下降后 SCL 下降延迟 | 0.6 | µs | |
T2 | tsu(SCL-SDA)START | 设置时间,重复启动,SDA 下降延迟之前 SCL 上升 | 0.6 | µs | |
T3 | th(SCL-DAT) | 保持时间,SCL 下降后的数据 | 0 | µs | |
T4 | tsu(DAT-SCL) | 设置时间,SCL 上升前的数据 | 100 | ns | |
T5 | tr(SDA) | 上升时间,SDA | 20 | 300 | ns |
T6 | tr(SCL) | 上升时间,SCL | 20 | 300 | ns |
T7 | tf(SDA) | 下降时间,SDA | 11.4 | 300 | ns |
T8 | tf(SCL) | 下降时间,SCL | 11.4 | 300 | ns |
T9 | tsu(SCL-SDA)STOP | 设置时间,停止条件,SDA 上升延迟之前 SCL 上升 | 0.6 | µs | |
T10 | tw(SP) | 将由滤波器抑制的尖峰脉冲持续时间 | 0 | 50 | ns |
T11 | Cb | 每条总线上的电容负载 | 400 | pF |