ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
DPLL 支持内部 ZDM 同步选项,可以根据配置和为 ZDM 选择的 DPLL,在选定的 DPLL 基准输入和 OUT0、OUT4 或 OUT10 时钟之间实现已知的确定性相位关系。
在启用 ZDM 的情况下,用户可以在选定的 DPLL 基准输入时钟和选定的零 相位延迟。图 7-32 展示了 OUT0 时钟如何作为零延迟输出时钟在内部反馈到 DPLL。ZDM 主要用于在输入和所选输出之间实现确定性的相位关系,如 1PPS 输入到 1PPS 输出或 156.25MHz 输入到 156.25MHz 输出。
由于来自 OUT0 的零延迟反馈时钟在内部路由到器件,因此无需将外部时钟信号从输出路由到输入。OUT4 可用于 DPLL2 内部 ZDM 反馈。
通过相位转换控制和 ZDM 可以重新建立 1PPS 相位对齐。相位转换控制能够以受控的速率将相位增建降回至 0。要使用 ZDM 模式锁定到 1PPS 信号,可以对输出静态延迟或 DPLLx_PH_OFFSET 进行编程,以将 1PPS 输入和 1PPS 反馈时钟之间的相位误差清零。当 ZDM 用于 1PPS 时,必须禁用无中断切换。
请参阅DPLL 可编程相位延迟中的示例,了解如何计算 DPLLx_PH_OFFSET 字段中的输入到输出相位误差以应用小于 1ps 的精细调整。