ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
只要所有 VDD 和 VDDO 电源均由以单调方式从 0V 斜升至 3.135V 的同一 3.3V 电源轨驱动,并且决策点 2 与电源电压实现稳定之间的时间小于 1ms,则无需在 PD 号引脚上添加电容器即可从外部延迟器件的上电序列。图 8-1 展示了 PD# 引脚可以悬空或由系统主机驱动,以满足系统中的时钟时序要求。
如果决策点 2 与电源电压实现稳定之间的时间大于 1ms,则必须延迟 PD# 引脚。请参阅从双电源轨上电。
如 XO 启动缓慢或延迟 所述,有必要在 PD 号决策点 1 之后验证 XO 基准,才能成功校准 VCO 并捕获有效的 DPLL 基准读数。