ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
启用 DPLL 运行模式后,XO 引脚上的时钟源决定了输出时钟的自由运行和保持频率稳定性和精度。VCBO 决定着 12kHz 至 20MHz 积分频带内的 BAW APLL 输出时钟相位噪声和抖动性能,不受 XO 引脚输入的频率和抖动影响。凭借这种增强的抗基准噪声退化能力,BAW APLL 能够使用具有成本效益的低频 TCXO 或 OCXO 作为外部 XO 输入,同时仍保持符合标准的频率稳定性和低环路带宽 (≤10Hz),这是 SyncE 和 PTP 同步应用所要求的。另一个 APLL 包含传统的 LC 型 VCO,通过使用宽环路带宽及其干净的基准和高相位检测器频率,可以对该 VCO 进行优化,从而在直流至 100kHz 积分频带内实现最佳抖动性能。当因 XO 频率或相位噪声而遇到系统性能限制时,有独特的级联选项可供选择,它们可为 LC APLL 提供干净的高频基准。LMK5C22212A 允许用户选择来自 VCBO 的分频输出(BAW APLL 级联),这可以显著减少 LC APLL 输出 RMS 抖动。
如果在 DPLL 上启用了 DCO 模式,则可以进行频率偏差步长值 (FDEV) 编程,将其用于调整(递增或递减)DPLL 的 FB 分频器分子。DCO 频率调整可以有效地通过 APLL 域传播到输出时钟和任何级联的 DPLL/APLL 域。
编程的 DPLL 环路带宽 (BWDPLL) 必须低于以下所有值: