ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
在独立 DPLL 运行期间,DPLL 可以根据需要选择基准输入 (INx)。DPLL1 和 DPLL2 可以共享同一个基准,或者各自选择不同的基准。启动时,每个 APLL 会在初始化后锁定到 XO 输入并以自由运行模式运行。当检测到有效的 DPLL 基准输入时,DPLL 就会根据基准优先级开始锁获取。DPLL 中的 TDC 会将所选基准输入时钟的相位与来自相应 VCO 的 FB 分频器时钟进行比较,并生成一个与相位误差对应的数字校正字。此校正字由数字环路滤波器 (DLF) 进行滤波,而 DLF 输出会调整 APLL 分频器分子,使 VCO 频率与基准输入锁定。
由于每个 DPLL 都可以在此模式下独立运行,因此 DPLL 可以在不影响其他通道的情况下锁定或解锁。
选择 XO 频率时,TI 建议避免比率接近整数或半整数边界以更大限度减少杂散噪声。最好选择一个 XO 频率,使 APLL 分数 N 分频比 (NUM/DEN) 介于 0.125 至 0.45 之间和 0.55 至 0.875 之间。频率更高的 XO 可以获得更好的抖动性能,尤其是对于 APLL2 输出而言。如果 XO 频率或相位噪声性能对 APLL2 来说有差距,则可以选择采用级联模式,使用 APLL1 作为 APLL2 的基准。