ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
每个 APLL 都有一个 40 位分数 N 分频器,支持高分辨率频率合成以及超低相位噪声和抖动。每个 APLL 还能够在 DPLL 模式下通过的 Σ-Δ 调制器 (SDM) 控制功能来调整其 VCO 频率。在级联模式下,每个 APLL 都能够将其 VCO 频率锁定到另一个 VCO 频率。
在自由运行模式下,BAW APLL 使用 XO 输入作为 VCBO 的初始基准时钟。BAW APLL 的 PFD 会将分数 N 分频时钟与基准时钟进行比较,并生成一个控制信号。控制信号经 BAW APLL 环路滤波器滤波后产生一个控制电压,以设置 VCBO 输出频率。SDM 会调制 N 分频比来获得 PFD 输入与 VCBO 输出之间所需的分数比。另一个带 LC VCO 的传统 APLL 的运行方式与 VCBO 类似。用户可以选择 VCBO 时钟或 XO 时钟作为基准时钟。
在 DPLL 模式下,APLL 分数 SDM 由 DPLL 环路进行控制以使 VCO 频率锁定到 DPLL 基准输入。例如, 禁用 DPLL 的 APLL 级联示例 展示了如果 APLL2 从 VCO1 获得基准,则 VCO2 将有效锁定到 DPLL1 基准输入(假定 APLL2 的分数 N 分频比不会引入合成误差)。