ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
如果 VDD 内核电源以非单调方式斜升,或在 0V 至 3.135V 的缓慢斜坡时间内持续超过 100ms,TI 建议延迟 VCO 校准,直至所有内核电源均斜升至 3.135V 以上。为了实现此目的,可以使用 从双电源轨上电 中描述的方法之一,延迟 PD 号从低电平到高电平的转换。
如果任何内核电源在 PD 号从低电平到高电平转换前不能斜升到 3.135V 以上,那么可以在所有内核电源斜升后发出器件软复位,以手动触发 VCO 校准和 PLL 启动序列。