ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
基准输入(IN0 和 IN1)可以接受差分时钟或单端时钟。每个输入都具有可编程的输入类型、终端和直流耦合或交流耦合输入偏置配置,如图 7-9 所示。每个输入缓冲器会驱动 DPLL 块的基准输入多路复用器。DPLL 输入多路复用器可以从任何基准输入中进行选择。DPLL 可以在不同频率的输入之间切换,前提是这些频率可以通过 DPLL R 分频器分频为一个公共频率。基准输入路径还会驱动各种检测器块以进行基准输入监控和验证。直流路径开关能够旁路掉内部交流耦合电容器,以使低频输入可靠运行。
表 7-2 列出了常见时钟接口类型的基准输入缓冲器配置。
| REFx_ITYPE、 R68/R67 | 输入类型 | 内部寄存器和开关设置 | |||||
|---|---|---|---|---|---|---|---|
| 迟滞, R68[5] | 交流电容器旁路, R68[4]、S4(1) | 单端选择, R68[3] | 单端终端, R68[2]、S1(2) | 差分终端, R68[1]、S2(2) | 弱偏置 (1.3V) R68[0]、S3(3) | ||
| 0x00 | 差分, 外部直流耦合, 外部终端 | 0 | 0 | 0 | 0 | 0 | 0 |
| 0x01 | 差分, 外部交流耦合, 外部终端 | 0 | 0 | 0 | 0 | 0 | 1 |
| 0x02 | 差分, 外部直流耦合, 内部100Ω 差分终端, LVDS/HSDS | 0 | 0 | 0 | 0 | 1 | 0 |
| 0x03 | 差分, 外部交流耦合, 内部100Ω 差分终端, LVDS/HSDS | 0 | 0 | 0 | 0 | 1 | 1 |
| 0x04 | 差分, 外部直流耦合, 内部50Ω 至 GND HCSL | 0 | 0 | 0 | 1 | 0 | 0 |
| 0x05 | 差分, 外部交流耦合, 内部50Ω 至 GND, HCSL | 0 | 0 | 0 | 1 | 0 | 1 |
| 0x08 | 单端, 外部直流耦合, 内部交流耦合, 70mV 阈值, LVCMOS | 0 | 0 | 1 | 0 | 0 | 0 |
| 0x0C | 单端, 外部直流耦合, 内部交流耦合, 内部50Ω 至 GND, 70mV 阈值 | 0 | 0 | 1 | 1 | 0 | 0 |
| 0x18 | 单端, 外部直流耦合, 内部直流耦合, 150mV 迟滞, LVCMOS | 0 | 1 | 1 | 0 | 0 | 0 |
| 0x28 | 单端, 外部直流耦合, 内部交流耦合, 210mV 迟滞, LVCMOS | 1 | 0 | 1 | 0 | 0 | 0 |
| 0x38 | 单端, 外部直流耦合, 内部直流耦合, 0mV 迟滞, LVCMOS | 1 | 1 | 1 | 0 | 0 | 0 |