ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
每个 APLL VCO 后分频器都支持一个可独立编程的分频器。
APLL1 (BAW APLL) 有一个 VCO 后分频器,与一个可选 2 分频器配对。VCO1 后分频器由一个可编程的 8 分频器和一个可选的 2 分频器组成。APLL1 后分频器时钟 div8(÷2 至 ÷8)或 div8 和 div2(÷10、÷12、÷14、÷16)可以分配给 LMK5C22212A 中的所有 4 个输出组。如果系统用例需要从 APLL1 提供多个频率,而单个后分频器值无法支持这些频率,则可以通过设置 VCO1 后分频器 = 1 来旁路掉 VCO1 后分频器,并对各个通道分频器进行编程以获得所需的输出频率。
APLL2(传统 APLL)有一个 VCO 后分频器时钟(P1:÷2 至 ÷13)可分配给所有输出。