ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
在仅 APLL 模式下,外部 XO 输入源决定了输出时钟的自由运行频率稳定性和精度。未使用 DPLL 块,不会影响 APLL。APLL 仍然可以在级联模式或非级联模式下运行,并支持通过控制寄存器写入来选择 DCO 选项。
上电复位和初始化后,仅 APLL 模式的工作原理如下。如果 APLL2 如图 7-6 所示处于级联模式(DPLL1 也未使用),则 VCO2 将跟随 VCO1 域。APLL 使用位按照以下 APLL 优先级顺序锁定:APLLx_STRT_PRTY。从 VCO1 级联 APLL2 可提供高频、超低抖动基准时钟,最大限度减轻 APLL2 带内相位噪声/抖动降级,后者可能会因性能较低的 XO/TCXO/OCXO 导致。
如果 APLL2 未级联(如图 7-7 所示),则 VCO2 将在初始化后按照 APLLx_STRT_PRTY 顺序锁定到 XO 输入,并独立于 APLL1 域运行。
为了确保频率精度,当在仅 APLL 模式下运行时,建议使用 24 位分子和可编程 24 位分母 (PLLx_MODE = 0),而不是固定的 40 位分母 (PLLx_MODE = 1)。