每个 APLL 都有一个后分频器,可提供一个在方程式 6 或方程式 7 中计算的 VCO 后分频器频率。最终输出频率通过从 VCO 后分频器频率和输出分频中分离而计算得出,如方程式 8 中的计算。对于每个输出,输出频率取决于所选的 APLL 时钟源和输出分频器值。
方程式 6. APLL2 selected: fPOST_DIV = fVCO2 / PnAPLL2
方程式 7. APLL1 selected: fPOST_DIV = fVCO1 / PnAPLL1
方程式 8. OUT[0:11]: fOUTx = fPOST_DIV / ODOUTx
其中
- fPOST_DIV:输出多路复用器源频率(APLL2 或 APLL1 后分频器时钟)
- PnAPLL2:APLL2 主“P1”后分频值(2 至 13)或辅助“P2”后分频值(2 至 3)
- PnAPLL1:APLL1 后分频值(1 至 8)
- fOUTx:输出时钟频率(x = 0 至 15)
- ODOUTx:OUTx 输出旁路或分频器值。所有输出都具有值为 1 至 (212 - 1) 的 12 位分频器。除 OUT2 和 OUT3 之外的所有输出都可以选择在 12 位分频器之后添加一个 20 位 SYSREF 分频器,当 SYSREF 输出设置为连续输出时,这个 SYSREF 分频器可用于产生 1PPS 或其他低于 1Hz 的频率。