ZHCSOP4 November 2024 LMK5C22212A
ADVANCE INFORMATION
由于外部 XO 时钟输入用作 BAW APLL 和常规 APLL 校准的基准输入,因此在 VCO 校准开始之前,XO 输入振幅和频率必须保持稳定,才能成功实现 PLL 锁定和输出启动。如果在 VCO 校准之前 XO 时钟不稳定,VCO 校准会失败,并会阻止 PLL 锁定和输出时钟启动。
如果 XO 时钟启动时间较慢或上电时出现干扰(例如,由于电源斜升缓慢或非单调性),TI 建议将 VCO 校准的开始时间延迟到 XO 稳定后。为了实现此目的,可以使用从双电源轨上电 中描述的方法之一,将 PD 号从低电平到高电平的转换延迟到 XO 时钟稳定后。还可以在 XO 时钟稳定后发出器件软复位,从而手动触发 VCO 校准和 PLL 启动序列。
BAW APLL/VCBO 经过工厂校准,对无效的 XO 基准启动不敏感。当 XO 基准有效时,BAW APLL/VCBO 就可以获取锁。当 BAW APLL/DPLL 与配对的 DPLL 结合使用时,XO 必须在验证配对的 DPLL 基准之前有效。