ZHCSXB6B November 2024 – September 2025 F29H850TU , F29H859TU-Q1
ADVMIX
请参考 PDF 数据表获取器件具体的封装图。
复位信号 表总结了各种复位信号及其对器件的影响。
| 复位源 | LPOST | HSM 复位 | CPU1 子系统复位 | CPU2 子系统复位 | CPU3 子系统复位 | JTAG/ 调试逻辑复位 |
IOs | XRSn 输出 |
|---|---|---|---|---|---|---|---|---|
| PORESETn_RAW | 是 | 是 | 是 | 是 | 是 | 是 | 高阻态 | 是 |
| PORESETn | - | 是 | 是 | 是 | 是 | 是 | 高阻态 | 是 |
| XRSn 引脚 | - | 是 | 是 | 是 | 是 | - | 高阻态 | - |
| CPU1.SIMRESET.XRSn | - | 是 | 是 | 是 | 是 | - | 高阻态 | 是 |
| CPU1.WDRSn | - | 是 | 是 | 是 | 是 | - | 高阻态 | 是 |
| ESM CPU1.NMIWDRSn(1) | - | 是 | 是 | 是 | 是 | - | 高阻态 | 是 |
| CPU1.SYSRSn (调试器复位) |
- | - | 是 | 是 | 是 | - | 高阻态 | - |
| CPU2.WDRSn | - | - | - | 是 | - | - | - | - |
| ESM CPU2.NMIWDRSn(1) | - | 是 | 是 | 是 | 是 | - | 高阻态 | 是 |
| CPU2.SYSRSn (调试器复位) |
- | - | - | 是 | - | - | - | - |
| CPU3.WDRSn | - | - | - | - | 是 | - | - | - |
| ESM CPU3.NMIWDRSn(1) | - | 是 | 是 | 是 | 是 | - | 高阻态 | 是 |
| CPU3.SYSRSn (调试器复位) |
- | - | - | - | 是 | - | - | - |
| ECAT_RESET_OUT | - | 是 | 是 | 是 | 是 | - | 高阻态 | 是 |
参数 th(boot-mode) 必须考虑从这些来源启动的复位。
请参阅 F29H85x 和 F29P58x 实时微控制器技术参考手册 中“系统控制”一章的复位 一节。
有些复位源由器件内部驱动。其中一些源会将 XRSn 驱动为低电平,用于禁用驱动引导引脚的任何其他器件。SCCRESET 和调试器复位源不会驱动 XRSn;因此,用于引导模式的引脚不应由系统中的其他器件主动驱动。引导配置规定可更改 SECCFG 中的引导引脚。