ZHCSXB6B November   2024  – September 2025 F29H850TU , F29H859TU-Q1

ADVMIX  

  1.   1
  2. 特性
  3. 应用
  4. 说明
    1. 3.1 功能方框图
  5. 器件比较
    1. 4.1 相关产品
  6. 引脚配置和功能
    1. 5.1 引脚图
    2. 5.2 引脚属性(F29H85x 和 F29P58x)
    3. 5.3 引脚属性 (F29P32x)
    4. 5.4 信号说明
      1. 5.4.1 模拟信号
      2. 5.4.2 数字信号
      3. 5.4.3 测试、JTAG 和复位
    5. 5.5 带有内部上拉和下拉的引脚
    6. 5.6 引脚多路复用
      1. 5.6.1 GPIO 多路复用引脚
    7. 5.7 未使用引脚的连接
  7. 规格
    1. 6.1  绝对最大额定值
    2. 6.2  F29H85x ESD 等级 - 商用
    3. 6.3  F29H85x ESD 等级 - 汽车
    4. 6.4  F29P58x ESD 等级 - 商用
    5. 6.5  F29P58x ESD 等级 - 汽车
    6. 6.6  F29P32x ESD 等级 - 汽车
    7. 6.7  建议运行条件
    8. 6.8  功耗摘要
      1. 6.8.1 系统电流消耗(禁用 VREG)- 外部电源
      2. 6.8.2 系统电流消耗(启用 VREG)
      3. 6.8.3 工作模式测试说明
      4. 6.8.4 减少电流消耗
        1. 6.8.4.1 每个禁用外设的典型电流降低
    9. 6.9  电气特性
    10. 6.10 5V 失效防护引脚的特殊注意事项
    11. 6.11 ZEX 封装的热阻特性
    12. 6.12 PTS 封装的热阻特性
    13. 6.13 RFS 封装的热阻特性
    14. 6.14 PZS 封装的热阻特性
    15. 6.15 散热设计注意事项
    16. 6.16 系统
      1. 6.16.1  电源管理模块 (PMM)
        1. 6.16.1.1 引言
        2. 6.16.1.2 概述
          1. 6.16.1.2.1 电源轨监视器
            1. 6.16.1.2.1.1 I/O POR(上电复位)监视器
            2. 6.16.1.2.1.2 I/O BOR(欠压复位)监视器
            3. 6.16.1.2.1.3 VDD POR(上电复位)监视器
          2. 6.16.1.2.2 外部监控器使用情况
          3. 6.16.1.2.3 延迟块
          4. 6.16.1.2.4 内部 VDD LDO 稳压器 (VREG)
          5. 6.16.1.2.5 VREGENZ
        3. 6.16.1.3 外部元件
          1. 6.16.1.3.1 去耦电容器
            1. 6.16.1.3.1.1 VDDIO 去耦
            2. 6.16.1.3.1.2 VDD 去耦
        4. 6.16.1.4 电源时序
          1. 6.16.1.4.1 电源引脚联动
          2. 6.16.1.4.2 信号引脚电源序列
          3. 6.16.1.4.3 电源引脚电源序列
            1. 6.16.1.4.3.1 外部 VREG/VDD 模式序列
            2. 6.16.1.4.3.2 内部 VREG/VDD 模式序列
            3. 6.16.1.4.3.3 电源时序摘要和违规影响
            4. 6.16.1.4.3.4 电源压摆率
        5. 6.16.1.5 电源管理模块电气数据和时序
          1. 6.16.1.5.1 电源管理模块运行条件
          2. 6.16.1.5.2 电源管理模块特性
      2. 6.16.2  复位时序
        1. 6.16.2.1 复位源
        2. 6.16.2.2 复位电气数据和时序
          1. 6.16.2.2.1 复位 XRSn 时序要求
          2. 6.16.2.2.2 复位 XRSn 开关特性
          3. 6.16.2.2.3 复位时序图
      3. 6.16.3  时钟规格
        1. 6.16.3.1 时钟源
        2. 6.16.3.2 时钟频率、要求和特性
          1. 6.16.3.2.1 输入时钟频率和时序要求,PLL 锁定时间
            1. 6.16.3.2.1.1 输入时钟频率
            2. 6.16.3.2.1.2 XTAL 振荡器特性
            3. 6.16.3.2.1.3 使用外部时钟源(非晶体)时的 X1 输入电平特性
            4. 6.16.3.2.1.4 X1 时序要求
            5. 6.16.3.2.1.5 AUXCLKIN 时序要求
            6. 6.16.3.2.1.6 APLL 特性
            7. 6.16.3.2.1.7 XCLKOUT 开关特性 - 旁路或启用 PLL
            8. 6.16.3.2.1.8 内部时钟频率
        3. 6.16.3.3 输入时钟
        4. 6.16.3.4 XTAL 振荡器
          1. 6.16.3.4.1 引言
          2. 6.16.3.4.2 概述
            1. 6.16.3.4.2.1 电子振荡器
              1. 6.16.3.4.2.1.1 运行模式
                1. 6.16.3.4.2.1.1.1 晶体的工作模式
                2. 6.16.3.4.2.1.1.2 单端工作模式
              2. 6.16.3.4.2.1.2 XCLKOUT 上的 XTAL 输出
            2. 6.16.3.4.2.2 石英晶体
            3. 6.16.3.4.2.3 GPIO 运行模式
          3. 6.16.3.4.3 正常运行
            1. 6.16.3.4.3.1 ESR – 有效串联电阻
            2. 6.16.3.4.3.2 Rneg - 负电阻
            3. 6.16.3.4.3.3 启动时间
            4. 6.16.3.4.3.4 DL – 驱动电平
          4. 6.16.3.4.4 如何选择晶体
          5. 6.16.3.4.5 测试
          6. 6.16.3.4.6 常见问题和调试提示
          7. 6.16.3.4.7 晶体振荡器规格
            1. 6.16.3.4.7.1 晶振等效串联电阻 (ESR) 要求
            2. 6.16.3.4.7.2 晶体振荡器参数
            3. 6.16.3.4.7.3 晶体振荡器电气特性
        5. 6.16.3.5 内部振荡器
          1. 6.16.3.5.1 INTOSC 特性
      4. 6.16.4  闪存参数
        1. 6.16.4.1 C29 闪存参数 
        2. 6.16.4.2 HSM 闪存参数 
      5. 6.16.5  存储器子系统 (MEMSS)
        1. 6.16.5.1 简介
        2. 6.16.5.2 特性
        3. 6.16.5.3 RAM 规格
      6. 6.16.6  调试/JTAG
        1. 6.16.6.1 JTAG 电气数据和时序
          1. 6.16.6.1.1 DEBUGSS 时序要求
          2. 6.16.6.1.2 DEBUGSS 开关特性
          3. 6.16.6.1.3 JTAG 时序图
          4. 6.16.6.1.4 SWD 时序图
      7. 6.16.7  GPIO 电气数据和时序
        1. 6.16.7.1 GPIO - 输出时序
          1. 6.16.7.1.1 通用输出开关特征
          2. 6.16.7.1.2 通用输出时序图
        2. 6.16.7.2 GPIO - 输入时序
          1. 6.16.7.2.1 通用输入时序要求
          2. 6.16.7.2.2 采样模式
        3. 6.16.7.3 输入信号的采样窗口宽度
      8. 6.16.8  实时直接存储器存取 (RTDMA)
        1. 6.16.8.1 简介
          1. 6.16.8.1.1 特性
          2. 6.16.8.1.2 方框图
      9. 6.16.9  低功耗模式
        1. 6.16.9.1 时钟门控低功耗模式
        2. 6.16.9.2 低功耗模式唤醒时序
          1. 6.16.9.2.1 空闲模式时序要求
          2. 6.16.9.2.2 空闲模式开关特性
          3. 6.16.9.2.3 空闲进入和退出时序图
          4. 6.16.9.2.4 STANDBY 模式时序要求
          5. 6.16.9.2.5 待机模式开关特征
          6. 6.16.9.2.6 待机进入和退出时序图
      10. 6.16.10 外部存储器接口 (EMIF)
        1. 6.16.10.1 异步存储器支持
        2. 6.16.10.2 同步 DRAM 支持
        3. 6.16.10.3 EMIF 电气数据和时序
          1. 6.16.10.3.1 EMIF 同步存储器时序要求
          2. 6.16.10.3.2 EMIF 同步存储器开关特征
          3. 6.16.10.3.3 EMIF 同步存储器时序图
          4. 6.16.10.3.4 EMIF 异步内存时序要求
          5. 6.16.10.3.5 EMIF 异步存储器开关特性
          6. 6.16.10.3.6 EMIF 异步存储器时序图
    17. 6.17 C29x 模拟外设
      1. 6.17.1 模拟子系统
        1. 6.17.1.1 特性
        2. 6.17.1.2 方框图
        3. 6.17.1.3 模拟引脚连接
      2. 6.17.2 模数转换器 (ADC)
        1. 6.17.2.1 ADC 可配置性
          1. 6.17.2.1.1 信号模式
        2. 6.17.2.2 ADC 电气数据和时序
          1. 6.17.2.2.1  ADC 运行条件:12 位、单端
          2. 6.17.2.2.2  ADC 运行条件:12 位、差分
          3. 6.17.2.2.3  ADC 运行条件:16 位、单端
          4. 6.17.2.2.4  ADC 运行条件:16 位、差分
          5. 6.17.2.2.5  ADC 时序要求
          6. 6.17.2.2.6  ADC 特性 - 12 位、单端
          7. 6.17.2.2.7  ADC 特性 - 12 位、差分
          8. 6.17.2.2.8  ADC 特性 - 16 位、单端
          9. 6.17.2.2.9  ADC 特性 - 16 位、差分
          10. 6.17.2.2.10 ADC INL 和 DNL
          11. 6.17.2.2.11 每个引脚的 ADC 性能
          12. 6.17.2.2.12 ADC 输入模型
          13. 6.17.2.2.13 ADC 时序图
      3. 6.17.3 温度传感器
        1. 6.17.3.1 温度传感器电气数据和时序
          1. 6.17.3.1.1 温度传感器特性
      4. 6.17.4 比较器子系统 (CMPSS)
        1. 6.17.4.1 CMPSS 连接图
        2. 6.17.4.2 方框图
        3. 6.17.4.3 CMPSS 电气数据和时序
          1. 6.17.4.3.1 比较器电气特性
          2.        CMPSS 比较器以输入为基准的偏移量和迟滞
          3. 6.17.4.3.2 CMPSS DAC 静态电气特性
          4. 6.17.4.3.3 CMPSS 示意图
      5. 6.17.5 缓冲数模转换器 (DAC)
        1. 6.17.5.1 缓冲 DAC 电气数据和时序
          1. 6.17.5.1.1 缓冲 DAC 运行条件
          2. 6.17.5.1.2 缓冲 DAC 电气特性
    18. 6.18 C29x 控制外设
      1. 6.18.1 增强型捕获 (eCAP)
        1. 6.18.1.1 eCAP 方框图
        2. 6.18.1.2 eCAP 同步
        3. 6.18.1.3 eCAP 电气数据和时序
          1. 6.18.1.3.1 eCAP 时序要求
          2. 6.18.1.3.2 eCAP 开关特性
      2. 6.18.2 高分辨率捕捉 (HRCAP)
        1. 6.18.2.1 eCAP 和 HRCAP 方框图
        2. 6.18.2.2 HRCAP 电气数据和时序
          1. 6.18.2.2.1 HRCAP 开关特性
          2. 6.18.2.2.2 HRCAP 图表
      3. 6.18.3 增强型脉宽调制器 (ePWM)
        1. 6.18.3.1 控制外设同步
        2. 6.18.3.2 ePWM 电气数据和时序
          1. 6.18.3.2.1 ePWM 时序要求
          2. 6.18.3.2.2 ePWM 开关特性
          3. 6.18.3.2.3 跳闸区输入时序
            1. 6.18.3.2.3.1 PWM 高阻态特征时序图
      4. 6.18.4 外部 ADC 转换启动电气数据和时序
        1. 6.18.4.1 外部 ADC 转换启动开关特性
        2. 6.18.4.2 ADCSOCAO 或ADCSOCBO 时序图
      5. 6.18.5 高分辨率脉宽调制器 (HRPWM)
        1. 6.18.5.1 HRPWM 电气数据和时序
          1. 6.18.5.1.1 高分辨率 PWM 特征
      6. 6.18.6 增强型正交编码器脉冲 (eQEP)
        1. 6.18.6.1 eQEP 电气数据和时序
          1. 6.18.6.1.1 eQEP 时序要求
          2. 6.18.6.1.2 eQEP 开关特性
      7. 6.18.7 Σ-Δ 滤波器模块 (SDFM)
        1. 6.18.7.1 SDFM 电气数据和时序
          1. 6.18.7.1.1 SDFM 电气数据和时序(同步 GPIO)
          2. 6.18.7.1.2 SDFM 电气数据和时序(使用 ASYNC)
            1. 6.18.7.1.2.1 使用异步 GPIO ASYNC 选项时的 SDFM 时序要求
            2. 6.18.7.1.2.2 使用同步 GPIO SYNC 选项时的 SDFM 时序要求
          3. 6.18.7.1.3 SDFM 时序图
    19. 6.19 C29x 通信外设
      1. 6.19.1 模块化控制器局域网 (MCAN)
      2. 6.19.2 快速串行接口 (FSI)
        1. 6.19.2.1 FSI 发送器
          1. 6.19.2.1.1 FSITX 电气数据和时序
            1. 6.19.2.1.1.1 FSITX 开关特性
            2. 6.19.2.1.1.2 FSITX 时序
        2. 6.19.2.2 FSI 接收器
          1. 6.19.2.2.1 FSIRX 电气数据和时序
            1. 6.19.2.2.1.1 FSIRX 时序要求
            2. 6.19.2.2.1.2 FSIRX 开关特性
            3. 6.19.2.2.1.3 FSIRX 时序
        3. 6.19.2.3 FSI SPI 兼容模式
          1. 6.19.2.3.1 FSITX SPI 信令模式电气数据和时序
            1. 6.19.2.3.1.1 FSITX SPI 信令模式开关特性
            2. 6.19.2.3.1.2 FSITX SPI 信令模式时序
      3. 6.19.3 内部集成电路 (I2C)
        1. 6.19.3.1 I2C 电气数据和时序
          1. 6.19.3.1.1 I2C 时序要求
          2. 6.19.3.1.2 I2C 开关特性
          3. 6.19.3.1.3 I2C 时序图
      4. 6.19.4 电源管理总线 (PMBus) 接口
        1. 6.19.4.1 PMBus 电气数据和时序
          1. 6.19.4.1.1 PMBus 电气特性
          2. 6.19.4.1.2 PMBus 快速模式开关特性
          3. 6.19.4.1.3 PMBus 标准模式开关特性
      5. 6.19.5 串行外设接口 (SPI)
        1. 6.19.5.1 SPI 控制器模式时序
          1. 6.19.5.1.1 SPI 控制器模式开关特性 - 时钟相位为 0
          2. 6.19.5.1.2 SPI 控制器模式开关特性 - 时钟相位为 1
          3. 6.19.5.1.3 SPI 控制器模式时序要求
          4. 6.19.5.1.4 SPI 控制器模式时序图
        2. 6.19.5.2 SPI 外设模式时序
          1. 6.19.5.2.1 SPI 外设模式开关特性
          2. 6.19.5.2.2 SPI 外设模式时序要求
          3. 6.19.5.2.3 SPI 外设模式时序图
      6. 6.19.6 单边沿半字节传输 (SENT)
        1. 6.19.6.1 简介
        2. 6.19.6.2 特性
      7. 6.19.7 本地互连网络 (LIN)
      8. 6.19.8 EtherCAT 从属器件控制器 (ESC)
        1. 6.19.8.1 ESC 特性
        2. 6.19.8.2 ESC 子系统集成特性
        3. 6.19.8.3 EtherCAT IP 方框图
        4. 6.19.8.4 EtherCAT 电气数据和时序
          1. 6.19.8.4.1 EtherCAT 时序要求
          2. 6.19.8.4.2 EtherCAT 开关特性
          3. 6.19.8.4.3 EtherCAT 时序图
      9. 6.19.9 通用异步接收器/发送器 (UART)
  8. 详细说明
    1. 7.1  概述
    2. 7.2  功能方框图
    3. 7.3  错误信令模块 (ESM_C29)
      1. 7.3.1 简介
      2. 7.3.2 ESM 子系统
      3. 7.3.3 系统 ESM
    4. 7.4  错误聚合器
      1. 7.4.1 错误聚合器模块
      2. 7.4.2 错误聚合器接口
    5. 7.5  存储器
      1. 7.5.1 C29x 存储器映射
      2. 7.5.2 闪存映射
        1. 7.5.2.1 闪存 MAIN 区域地址映射(F29H85x,4MB)
        2. 7.5.2.2 闪存 MAIN 区域地址映射(F29H85x,2MB)
        3. 7.5.2.3 闪存 MAIN 区域地址映射(F29P58x,4MB)
        4. 7.5.2.4 闪存 MAIN 区域地址映射(F29P58x、F29P32x 2MB)
        5. 7.5.2.5 闪存数据存储体地址映射
        6. 7.5.2.6 闪存 BANKMGMT 区域地址映射
        7. 7.5.2.7 闪存 SECCFG 区域地址映射
      3. 7.5.3 外设寄存器内存映射
    6. 7.6  标识
    7. 7.7  引导 ROM
      1. 7.7.1 器件引导序列
      2. 7.7.2 器件引导模式
        1. 7.7.2.1 默认引导模式
        2. 7.7.2.2 自定义引导模式
      3. 7.7.3 器件引导配置
        1. 7.7.3.1 配置引导模式引脚
        2. 7.7.3.2 配置引导模式表选项
      4. 7.7.4 器件引导流程图
        1. 7.7.4.1 器件引导流程
        2. 7.7.4.2 CPU1 启动流程
        3. 7.7.4.3 仿真引导流程
        4. 7.7.4.4 独立引导流程
      5. 7.7.5 GPIO 分配
    8. 7.8  安全模块和加密加速器
      1. 7.8.1 信息安全模块
        1. 7.8.1.1 硬件安全模块 (HSM)
        2. 7.8.1.2 加密加速器
      2. 7.8.2 功能安全和信息安全单元 (SSU)
        1. 7.8.2.1 系统视图
    9. 7.9  C29x 子系统
      1. 7.9.1 C29 CPU 架构
      2. 7.9.2 外设中断优先级和扩展 (PIPE)
        1. 7.9.2.1 简介
          1. 7.9.2.1.1 特性
          2. 7.9.2.1.2 中断概念
        2. 7.9.2.2 中断控制器架构
          1. 7.9.2.2.1 动态优先级仲裁块
          2. 7.9.2.2.2 后处理块
          3. 7.9.2.2.3 存储器映射寄存器
        3. 7.9.2.3 中断传播
      3. 7.9.3 数据记录和跟踪 (DLT)
        1. 7.9.3.1 简介
          1. 7.9.3.1.1 特性
            1. 7.9.3.1.1.1 方框图
      4. 7.9.4 波形分析仪诊断 (WADI)
        1. 7.9.4.1 WADI 概述
          1. 7.9.4.1.1 特性
          2. 7.9.4.1.2 方框图
          3. 7.9.4.1.3 说明
      5. 7.9.5 嵌入式实时分析和诊断 (ERAD)
      6. 7.9.6 处理器间通信 (IPC)
        1. 7.9.6.1 简介
      7. 7.9.7 看门狗
      8. 7.9.8 双路时钟比较器 (DCC)
        1. 7.9.8.1 特性
        2. 7.9.8.2 DCCx 时钟源中断的映射
      9. 7.9.9 可配置逻辑块 (CLB)
    10. 7.10 锁步比较模块 (LCM)
  9. 应用、实施和布局
    1. 8.1 参考设计
  10. 器件和文档支持
    1. 9.1 器件命名规则
    2. 9.2 标识
    3. 9.3 工具与软件
    4. 9.4 文档支持
    5. 9.5 支持资源
    6. 9.6 商标
    7. 9.7 静电放电警告
    8. 9.8 术语表
  11. 10修订历史记录
  12. 11机械、封装和可订购信息
    1. 11.1 封装信息
    2.     托盘

封装选项

请参考 PDF 数据表获取器件具体的封装图。

机械数据 (封装 | 引脚)
  • PZS|100
  • PTS|176
  • RFS|144
  • ZEX|256
散热焊盘机械数据 (封装 | 引脚)
订购信息

外设寄存器内存映射

表 7-25 外设寄存器内存映射
结构 DriverLib 名称 基址 适用的帧 CPU1 CPU2 CPU3 RTDMA1 RTDMA2 HSM
vbusp_cpu1
SECAP_HANDLER_REGS C29DEBUGSS_BASE 0x3001_8000 - - - - - -
LCM_REGS LCM_CPU_BASE 0x3003_2000 - - - - - -
vbus32_ethercat
ESCSS_REGS ESC_SS_BASE 0x3038_8000 - -
ESCSS_CONFIG_REGS ESC_SS_CONFIG_BASE 0x3038_8200 - -
vbus32_frame0
EPWM_REGS EPWM1_BASE 0x7000_0000 -
EPWM_XCMP_REGS EPWM1XCMP_BASE 0x7000_0400 -
DE_REGS EPWM1DE_BASE 0x7000_0800 -
MINDB_LUT_REGS EPWM1MINDBLUT_BASE 0x7000_0C00 -
EPWM_REGS EPWM2_BASE 0x7000_1000 -
EPWM_XCMP_REGS EPWM2XCMP_BASE 0x7000_1400 -
DE_REGS EPWM2DE_BASE 0x7000_1800 -
MINDB_LUT_REGS EPWM2MINDBLUT_BASE 0x7000_1C00 -
EPWM_REGS EPWM3_BASE 0x7000_2000 -
EPWM_XCMP_REGS EPWM3XCMP_BASE 0x7000_2400 -
DE_REGS EPWM3DE_BASE 0x7000_2800 -
MINDB_LUT_REGS EPWM3MINDBLUT_BASE 0x7000_2C00 -
EPWM_REGS EPWM4_BASE 0x7000_3000 -
EPWM_XCMP_REGS EPWM4XCMP_BASE 0x7000_3400 -
DE_REGS EPWM4DE_BASE 0x7000_3800 -
MINDB_LUT_REGS EPWM4MINDBLUT_BASE 0x7000_3C00 -
EPWM_REGS EPWM5_BASE 0x7000_4000 -
EPWM_XCMP_REGS EPWM5XCMP_BASE 0x7000_4400 -
DE_REGS EPWM5DE_BASE 0x7000_4800 -
MINDB_LUT_REGS EPWM5MINDBLUT_BASE 0x7000_4C00 -
EPWM_REGS EPWM6_BASE 0x7000_5000 -
EPWM_XCMP_REGS EPWM6XCMP_BASE 0x7000_5400 -
DE_REGS EPWM6DE_BASE 0x7000_5800 -
MINDB_LUT_REGS EPWM6MINDBLUT_BASE 0x7000_5C00 -
EPWM_REGS EPWM7_BASE 0x7000_6000 -
EPWM_XCMP_REGS EPWM7XCMP_BASE 0x7000_6400 -
DE_REGS EPWM7DE_BASE 0x7000_6800 -
MINDB_LUT_REGS EPWM7MINDBLUT_BASE 0x7000_6C00 -
EPWM_REGS EPWM8_BASE 0x7000_7000 -
EPWM_XCMP_REGS EPWM8XCMP_BASE 0x7000_7400 -
DE_REGS EPWM8DE_BASE 0x7000_7800 -
MINDB_LUT_REGS EPWM8MINDBLUT_BASE 0x7000_7C00 -
EPWM_REGS EPWM9_BASE 0x7000_8000 -
EPWM_XCMP_REGS EPWM9XCMP_BASE 0x7000_8400 -
DE_REGS EPWM9DE_BASE 0x7000_8800 -
MINDB_LUT_REGS EPWM9MINDBLUT_BASE 0x7000_8C00 -
EPWM_REGS EPWM10_BASE 0x7000_9000 -
EPWM_XCMP_REGS EPWM10XCMP_BASE 0x7000_9400 -
DE_REGS EPWM10DE_BASE 0x7000_9800 -
MINDB_LUT_REGS EPWM10MINDBLUT_BASE 0x7000_9C00 -
EPWM_REGS EPWM11_BASE 0x7000_A000 -
EPWM_XCMP_REGS EPWM11XCMP_BASE 0x7000_A400 -
DE_REGS EPWM11DE_BASE 0x7000_A800 -
MINDB_LUT_REGS EPWM11MINDBLUT_BASE 0x7000_AC00 -
EPWM_REGS EPWM12_BASE 0x7000_B000 -
EPWM_XCMP_REGS EPWM12XCMP_BASE 0x7000_B400 -
DE_REGS EPWM12DE_BASE 0x7000_B800 -
MINDB_LUT_REGS EPWM12MINDBLUT_BASE 0x7000_BC00 -
EPWM_REGS EPWM13_BASE 0x7000_C000 -
EPWM_XCMP_REGS EPWM13XCMP_BASE 0x7000_C400 -
DE_REGS EPWM13DE_BASE 0x7000_C800 -
MINDB_LUT_REGS EPWM13MINDBLUT_BASE 0x7000_CC00 -
EPWM_REGS EPWM14_BASE 0x7000_D000 -
EPWM_XCMP_REGS EPWM14XCMP_BASE 0x7000_D400 -
DE_REGS EPWM14DE_BASE 0x7000_D800 -
MINDB_LUT_REGS EPWM14MINDBLUT_BASE 0x7000_DC00 -
EPWM_REGS EPWM15_BASE 0x7000_E000 -
EPWM_XCMP_REGS EPWM15XCMP_BASE 0x7000_E400 -
DE_REGS EPWM15DE_BASE 0x7000_E800 -
MINDB_LUT_REGS EPWM15MINDBLUT_BASE 0x7000_EC00 -
EPWM_REGS EPWM16_BASE 0x7000_F000 -
EPWM_XCMP_REGS EPWM16XCMP_BASE 0x7000_F400 -
DE_REGS EPWM16DE_BASE 0x7000_F800 -
MINDB_LUT_REGS EPWM16MINDBLUT_BASE 0x7000_FC00 -
EPWM_REGS EPWM17_BASE 0x7001_0000 -
EPWM_XCMP_REGS EPWM17XCMP_BASE 0x7001_0400 -
DE_REGS EPWM17DE_BASE 0x7001_0800 -
MINDB_LUT_REGS EPWM17MINDBLUT_BASE 0x7001_0C00 -
EPWM_REGS EPWM18_BASE 0x7001_1000 -
EPWM_XCMP_REGS EPWM18XCMP_BASE 0x7001_1400 -
DE_REGS EPWM18DE_BASE 0x7001_1800 -
MINDB_LUT_REGS EPWM18MINDBLUT_BASE 0x7001_1C00 -
EPWM_REGS EPWM1XLINK_BASE 0x7004_0000 -
EPWM_XCMP_REGS EPWM1XCMPXLINK_BASE 0x7004_0400 -
DE_REGS EPWM1DEXLINK_BASE 0x7004_0800 -
MINDB_LUT_REGS EPWM1MINDBLUTXLINK_BASE 0x7004_0C00 -
EPWM_REGS EPWM2XLINK_BASE 0x7004_1000 -
EPWM_XCMP_REGS EPWM2XCMPXLINK_BASE 0x7004_1400 -
DE_REGS EPWM2DEXLINK_BASE 0x7004_1800 -
MINDB_LUT_REGS EPWM2MINDBLUTXLINK_BASE 0x7004_1C00 -
EPWM_REGS EPWM3XLINK_BASE 0x7004_2000 -
EPWM_XCMP_REGS EPWM3XCMPXLINK_BASE 0x7004_2400 -
DE_REGS EPWM3DEXLINK_BASE 0x7004_2800 -
MINDB_LUT_REGS EPWM3MINDBLUTXLINK_BASE 0x7004_2C00 -
EPWM_REGS EPWM4XLINK_BASE 0x7004_3000 -
EPWM_XCMP_REGS EPWM4XCMPXLINK_BASE 0x7004_3400 -
DE_REGS EPWM4DEXLINK_BASE 0x7004_3800 -
MINDB_LUT_REGS EPWM4MINDBLUTXLINK_BASE 0x7004_3C00 -
EPWM_REGS EPWM5XLINK_BASE 0x7004_4000 -
EPWM_XCMP_REGS EPWM5XCMPXLINK_BASE 0x7004_4400 -
DE_REGS EPWM5DEXLINK_BASE 0x7004_4800 -
MINDB_LUT_REGS EPWM5MINDBLUTXLINK_BASE 0x7004_4C00 -
EPWM_REGS EPWM6XLINK_BASE 0x7004_5000 -
EPWM_XCMP_REGS EPWM6XCMPXLINK_BASE 0x7004_5400 -
DE_REGS EPWM6DEXLINK_BASE 0x7004_5800 -
MINDB_LUT_REGS EPWM6MINDBLUTXLINK_BASE 0x7004_5C00 -
EPWM_REGS EPWM7XLINK_BASE 0x7004_6000 -
EPWM_XCMP_REGS EPWM7XCMPXLINK_BASE 0x7004_6400 -
DE_REGS EPWM7DEXLINK_BASE 0x7004_6800 -
MINDB_LUT_REGS EPWM7MINDBLUTXLINK_BASE 0x7004_6C00 -
EPWM_REGS EPWM8XLINK_BASE 0x7004_7000 -
EPWM_XCMP_REGS EPWM8XCMPXLINK_BASE 0x7004_7400 -
DE_REGS EPWM8DEXLINK_BASE 0x7004_7800 -
MINDB_LUT_REGS EPWM8MINDBLUTXLINK_BASE 0x7004_7C00 -
EPWM_REGS EPWM9XLINK_BASE 0x7004_8000 -
EPWM_XCMP_REGS EPWM9XCMPXLINK_BASE 0x7004_8400 -
DE_REGS EPWM9DEXLINK_BASE 0x7004_8800 -
MINDB_LUT_REGS EPWM9MINDBLUTXLINK_BASE 0x7004_8C00 -
EPWM_REGS EPWM10XLINK_BASE 0x7004_9000 -
EPWM_XCMP_REGS EPWM10XCMPXLINK_BASE 0x7004_9400 -
DE_REGS EPWM10DEXLINK_BASE 0x7004_9800 -
MINDB_LUT_REGS EPWM10MINDBLUTXLINK_BASE 0x7004_9C00 -
EPWM_REGS EPWM11XLINK_BASE 0x7004_A000 -
EPWM_XCMP_REGS EPWM11XCMPXLINK_BASE 0x7004_A400 -
DE_REGS EPWM11DEXLINK_BASE 0x7004_A800 -
MINDB_LUT_REGS EPWM11MINDBLUTXLINK_BASE 0x7004_AC00 -
EPWM_REGS EPWM12XLINK_BASE 0x7004_B000 -
EPWM_XCMP_REGS EPWM12XCMPXLINK_BASE 0x7004_B400 -
DE_REGS EPWM12DEXLINK_BASE 0x7004_B800 -
MINDB_LUT_REGS EPWM12MINDBLUTXLINK_BASE 0x7004_BC00 -
EPWM_REGS EPWM13XLINK_BASE 0x7004_C000 -
EPWM_XCMP_REGS EPWM13XCMPXLINK_BASE 0x7004_C400 -
DE_REGS EPWM13DEXLINK_BASE 0x7004_C800 -
MINDB_LUT_REGS EPWM13MINDBLUTXLINK_BASE 0x7004_CC00 -
EPWM_REGS EPWM14XLINK_BASE 0x7004_D000 -
EPWM_XCMP_REGS EPWM14XCMPXLINK_BASE 0x7004_D400 -
DE_REGS EPWM14DEXLINK_BASE 0x7004_D800 -
MINDB_LUT_REGS EPWM14MINDBLUTXLINK_BASE 0x7004_DC00 -
EPWM_REGS EPWM15XLINK_BASE 0x7004_E000 -
EPWM_XCMP_REGS EPWM15XCMPXLINK_BASE 0x7004_E400 -
DE_REGS EPWM15DEXLINK_BASE 0x7004_E800 -
MINDB_LUT_REGS EPWM15MINDBLUTXLINK_BASE 0x7004_EC00 -
EPWM_REGS EPWM16XLINK_BASE 0x7004_F000 -
EPWM_XCMP_REGS EPWM16XCMPXLINK_BASE 0x7004_F400 -
DE_REGS EPWM16DEXLINK_BASE 0x7004_F800 -
MINDB_LUT_REGS EPWM16MINDBLUTXLINK_BASE 0x7004_FC00 -
EPWM_REGS EPWM17XLINK_BASE 0x7005_0000 -
EPWM_XCMP_REGS EPWM17XCMPXLINK_BASE 0x7005_0400 -
DE_REGS EPWM17DEXLINK_BASE 0x7005_0800 -
MINDB_LUT_REGS EPWM17MINDBLUTXLINK_BASE 0x7005_0C00 -
EPWM_REGS EPWM18XLINK_BASE 0x7005_1000 -
EPWM_XCMP_REGS EPWM18XCMPXLINK_BASE 0x7005_1400 -
DE_REGS EPWM18DEXLINK_BASE 0x7005_1800 -
MINDB_LUT_REGS EPWM18MINDBLUTXLINK_BASE 0x7005_1C00 -
HRPWMCAL_REGS HRPWMCAL1_BASE 0x7008_0000 -
HRPWMCAL_REGS HRPWMCAL2_BASE 0x7008_1000 -
HRPWMCAL_REGS HRPWMCAL3_BASE 0x7008_2000 -
EQEP_REGS EQEP1_BASE 0x7008_8000 -
EQEP_REGS EQEP2_BASE 0x7008_9000 -
EQEP_REGS EQEP3_BASE 0x7008_A000 -
EQEP_REGS EQEP4_BASE 0x7008_B000 -
EQEP_REGS EQEP5_BASE 0x7008_C000 -
EQEP_REGS EQEP6_BASE 0x7008_D000 -
SDFM_REGS SDFM1_BASE 0x7009_0000 -
SDFM_REGS SDFM2_BASE 0x7009_1000 -
SDFM_REGS SDFM3_BASE 0x7009_2000 -
SDFM_REGS SDFM4_BASE 0x7009_3000 -
ADC_REGS ADCA_BASE 0x700A_0000 -
ADC_REGS ADCB_BASE 0x700A_1000 -
ADC_REGS ADCC_BASE 0x700A_2000 -
ADC_REGS ADCD_BASE 0x700A_3000 -
ADC_REGS ADCE_BASE 0x700A_4000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK1_BASE 0x700B_0000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK2_BASE 0x700B_1000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK3_BASE 0x700B_2000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK4_BASE 0x700B_3000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK5_BASE 0x700B_4000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK6_BASE 0x700B_5000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK7_BASE 0x700B_6000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK8_BASE 0x700B_7000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK9_BASE 0x700B_8000 -
ADC_SAFECHECK_REGS ADCSAFETYCHECK10_BASE 0x700B_9000 -
ADC_SAFECHECK_INTEVT_REGS ADCSAFETYCHECKINTEVT1_BASE 0x700C_0000 -
ADC_SAFECHECK_INTEVT_REGS ADCSAFETYCHECKINTEVT2_BASE 0x700C_1000 -
ADC_SAFECHECK_INTEVT_REGS ADCSAFETYCHECKINTEVT3_BASE 0x700C_2000 -
ADC_GLOBAL_REGS ADCGLOBAL_BASE 0x700C_8000 -
DAC_REGS DACA_BASE 0x700D_0000 -
DAC_REGS DACB_BASE 0x700D_1000 -
CMPSS_REGS CMPSS1_BASE 0x700E_0000 -
CMPSS_REGS CMPSS2_BASE 0x700E_1000 -
CMPSS_REGS CMPSS3_BASE 0x700E_2000 -
CMPSS_REGS CMPSS4_BASE 0x700E_3000 -
CMPSS_REGS CMPSS5_BASE 0x700E_4000 -
CMPSS_REGS CMPSS6_BASE 0x700E_5000 -
CMPSS_REGS CMPSS7_BASE 0x700E_6000 -
CMPSS_REGS CMPSS8_BASE 0x700E_7000 -
CMPSS_REGS CMPSS9_BASE 0x700E_8000 -
CMPSS_REGS CMPSS10_BASE 0x700E_9000 -
CMPSS_REGS CMPSS11_BASE 0x700E_A000 -
CMPSS_REGS CMPSS12_BASE 0x700E_B000 -
ECAP_REGS ECAP1_BASE 0x7010_0000 -
ECAP_SIGNAL_MONITORING ECAP1SIGNALMONITORING_BASE 0x7010_0080 -
ECAP_REGS ECAP2_BASE 0x7010_1000 -
ECAP_SIGNAL_MONITORING ECAP2SIGNALMONITORING_BASE 0x7010_1080 -
ECAP_REGS ECAP3_BASE 0x7010_2000 -
ECAP_SIGNAL_MONITORING ECAP3SIGNALMONITORING_BASE 0x7010_2080 -
ECAP_REGS ECAP4_BASE 0x7010_3000 -
ECAP_SIGNAL_MONITORING ECAP4SIGNALMONITORING_BASE 0x7010_3080 -
ECAP_REGS ECAP5_BASE 0x7010_4000 -
HRCAP_REGS HRCAP5_BASE 0x7010_4040 -
ECAP_SIGNAL_MONITORING ECAP5SIGNALMONITORING_BASE 0x7010_4080 -
ECAP_REGS ECAP6_BASE 0x7010_5000 -
HRCAP_REGS HRCAP6_BASE 0x7010_5040 -
ECAP_SIGNAL_MONITORING ECAP6SIGNALMONITORING_BASE 0x7010_5080 -
CLB_LOGIC_CONFIG_REGS CLB1_LOGICCFG_BASE 0x7012_0000 -
CLB_LOGIC_CONTROL_REGS CLB1_LOGICCTRL_BASE 0x7012_0200 -
CLB_DATA_EXCHANGE_REGS CLB1_DATAEXCH_BASE 0x7012_0300 -
CLB_LOGIC_CONFIG_REGS CLB2_LOGICCFG_BASE 0x7012_1000 -
CLB_LOGIC_CONTROL_REGS CLB2_LOGICCTRL_BASE 0x7012_1200 -
CLB_DATA_EXCHANGE_REGS CLB2_DATAEXCH_BASE 0x7012_1300 -
CLB_LOGIC_CONFIG_REGS CLB3_LOGICCFG_BASE 0x7012_2000 -
CLB_LOGIC_CONTROL_REGS CLB3_LOGICCTRL_BASE 0x7012_2200 -
CLB_DATA_EXCHANGE_REGS CLB3_DATAEXCH_BASE 0x7012_2300 -
CLB_LOGIC_CONFIG_REGS CLB4_LOGICCFG_BASE 0x7012_3000 -
CLB_LOGIC_CONTROL_REGS CLB4_LOGICCTRL_BASE 0x7012_3200 -
CLB_DATA_EXCHANGE_REGS CLB4_DATAEXCH_BASE 0x7012_3300 -
CLB_LOGIC_CONFIG_REGS CLB5_LOGICCFG_BASE 0x7012_4000 -
CLB_LOGIC_CONTROL_REGS CLB5_LOGICCTRL_BASE 0x7012_4200 -
CLB_DATA_EXCHANGE_REGS CLB5_DATAEXCH_BASE 0x7012_4300 -
CLB_LOGIC_CONFIG_REGS CLB6_LOGICCFG_BASE 0x7012_5000 -
CLB_LOGIC_CONTROL_REGS CLB6_LOGICCTRL_BASE 0x7012_5200 -
CLB_DATA_EXCHANGE_REGS CLB6_DATAEXCH_BASE 0x7012_5300 -
PMBUS_REGS PMBUSA_BASE 0x7014_8000 -
I2C_REGS I2CA_BASE 0x7015_0000 -
I2C_REGS I2CB_BASE 0x7015_1000 -
SPI_REGS SPIA_BASE 0x7015_8000 -
SPI_REGS SPIB_BASE 0x7015_9000 -
SPI_REGS SPIC_BASE 0x7015_A000 -
SPI_REGS SPID_BASE 0x7015_B000 -
SPI_REGS SPIE_BASE 0x7015_C000 -
FSI_TX_REGS FSITXA_BASE 0x7018_0000 -
FSI_TX_REGS FSITXB_BASE 0x7018_1000 -
FSI_TX_REGS FSITXC_BASE 0x7018_2000 -
FSI_TX_REGS FSITXD_BASE 0x7018_3000 -
FSI_RX_REGS FSIRXA_BASE 0x7018_8000 -
FSI_RX_REGS FSIRXB_BASE 0x7018_9000 -
FSI_RX_REGS FSIRXC_BASE 0x7018_A000 -
FSI_RX_REGS FSIRXD_BASE 0x7018_B000 -
EPG_REGS EPG_BASE 0x701C_0000 -
EPG_MUX_REGS EPGMUX_BASE 0x701C_0200 -
soc_to_hsm_bridge
HSM_DTHE_REGS DTHE_BASE 0x3028_0000 - -
HSM_DTHE_CRC_S_REGS CRCS_BASE 0x3028_1000 - -
HSM_DTHE_CRC_P_REGS CRCP_BASE 0x3028_2000 - -
HSM_SHA_S_REGS SHAS_BASE 0x3028_4000 - -
HSM_SHA_P_REGS SHAP_BASE 0x3028_5000 - -
HSM_AES_S_REGS AESS_BASE 0x3028_6000 - -
HSM_AES_P_REGS AESP_BASE 0x3028_7000 - -
HSM_SM4_REGS SM4_BASE 0x3028_8000 - -
HSM_SM3_REGS SM3_BASE 0x3028_9000 - -
HSM_TRNG_REGS TRNG_BASE 0x3028_A000 - -
HSM_PKE_REGS PKE_BASE 0x3029_0000 - -
vbusp_prog
FLASH_CMD_REGS_FLC1 FLASHCONTROLLER1_BASE 0x3010_0000 - - - -
FLASH_CMD_REGS_FLC2 FLASHCONTROLLER2_BASE 0x3011_0000 - - - -
HSM_ERROR_AGGREGATOR_CONFIG_REGS HSMERRORAGGREGATOR_BASE 0x3012_0000 - - - - - -
vbus32_config
DEV_CFG_REGS DEVCFG_BASE 0x3018_0000 - - -
ANALOG_SUBSYS_REGS ANALOGSUBSYS_BASE 0x3018_2000 - - -
GPIO_CTRL_REGS GPIOCTRL_BASE 0x3019_0000 - - -
IPC_COUNTER_REGS IPCCOUNTER_BASE 0x301B_0000 - - -
c29bus
ADC_RESULT_REGS ADCARESULT_BASE 0x303C_0000 - -
ADC_RESULT_REGS ADCBRESULT_BASE 0x303C_1000 - -
ADC_RESULT_REGS ADCCRESULT_BASE 0x303C_2000 - -
ADC_RESULT_REGS ADCDRESULT_BASE 0x303C_3000 - -
ADC_RESULT_REGS ADCERESULT_BASE 0x303C_4000 - -
EMIF_REGS EMIF1_BASE 0x3080_0000 - - - -
vbusp_config
RTDMA_REGS RTDMA1_BASE 0x301C_0000 - - -
RTDMA_DIAG_REGS RTDMA1_DIAG_BASE 0x301C_0800 - - -
RTDMA_SELFTEST_REGS RTDMA1_SELFTEST_BASE 0x301C_0C00 - - -
RTDMA_MPU_REGS RTDMA1_MPU_BASE 0x301C_1000 - - -
RTDMA_REGS RTDMA2_BASE 0x301C_8000 - - -
RTDMA_DIAG_REGS RTDMA2_DIAG_BASE 0x301C_8800 - - -
RTDMA_SELFTEST_REGS RTDMA2_SELFTEST_BASE 0x301C_8C00 - - -
RTDMA_MPU_REGS RTDMA2_MPU_BASE 0x301C_9000 - - -
FRI_CTRL_REGS FRI1_BASE 0x301D_0000 - - -
MEMSS_L_CONFIG_REGS MEMSSLCFG_BASE 0x301D_8000 - - -
MEMSS_C_CONFIG_REGS MEMSSCCFG_BASE 0x301D_8400 - - -
MEMSS_M_CONFIG_REGS MEMSSMCFG_BASE 0x301D_8800 - - -
MEMSS_MISCI_REGS MEMSSMISCI_BASE 0x301D_8E00 - - -
SYNCBRIDGEMPU_REGS SYNCBRIDGEMPU_BASE 0x301E_0000 - - -
INPUT_XBAR_REGS INPUTXBAR_BASE 0x301E_8000 - - -
EPWM_XBAR_REGS EPWMXBAR_BASE 0x301E_9000 - - -
CLB_XBAR_REGS CLBXBAR_BASE 0x301E_A000 - - -
OUTPUTXBAR_REGS OUTPUTXBAR_BASE 0x301E_B000 - - -
MDL_XBAR_REGS MDLXBAR_BASE 0x301E_C000 - - -
ICL_XBAR_REGS ICLXBAR_BASE 0x301E_D000 - - -
LCM_REGS LCM_DMA_BASE 0x301F_4000 - - -
vbusp_frame0
RTDMA_CH_REGS RTDMA1CH1_BASE 0x6000_0000 -
RTDMA_CH_REGS RTDMA1CH2_BASE 0x6000_1000 -
RTDMA_CH_REGS RTDMA1CH3_BASE 0x6000_2000 -
RTDMA_CH_REGS RTDMA1CH4_BASE 0x6000_3000 -
RTDMA_CH_REGS RTDMA1CH5_BASE 0x6000_4000 -
RTDMA_CH_REGS RTDMA1CH6_BASE 0x6000_5000 -
RTDMA_CH_REGS RTDMA1CH7_BASE 0x6000_6000 -
RTDMA_CH_REGS RTDMA1CH8_BASE 0x6000_7000 -
RTDMA_CH_REGS RTDMA1CH9_BASE 0x6000_8000 -
RTDMA_CH_REGS RTDMA1CH10_BASE 0x6000_9000 -
RTDMA_CH_REGS RTDMA2CH1_BASE 0x6001_0000 -
RTDMA_CH_REGS RTDMA2CH2_BASE 0x6001_1000 -
RTDMA_CH_REGS RTDMA2CH3_BASE 0x6001_2000 -
RTDMA_CH_REGS RTDMA2CH4_BASE 0x6001_3000 -
RTDMA_CH_REGS RTDMA2CH5_BASE 0x6001_4000 -
RTDMA_CH_REGS RTDMA2CH6_BASE 0x6001_5000 -
RTDMA_CH_REGS RTDMA2CH7_BASE 0x6001_6000 -
RTDMA_CH_REGS RTDMA2CH8_BASE 0x6001_7000 -
RTDMA_CH_REGS RTDMA2CH9_BASE 0x6001_8000 -
RTDMA_CH_REGS RTDMA2CH10_BASE 0x6001_9000 -
MCANSS_REGS MCANASS_BASE 0x6002_4000 -
MCAN_REGS MCANA_BASE 0x6002_4600 -
MCAN_ERROR_REGS MCANA_ERROR_BASE 0x6002_4800 -
MCANSS_REGS MCANBSS_BASE 0x6002_C000 -
MCAN_REGS MCANB_BASE 0x6002_C600 -
MCAN_ERROR_REGS MCANB_ERROR_BASE 0x6002_C800 -
MCANSS_REGS MCANCSS_BASE 0x6003_4000 -
MCAN_REGS MCANC_BASE 0x6003_4600 -
MCAN_ERROR_REGS MCANC_ERROR_BASE 0x6003_4800 -
MCANSS_REGS MCANDSS_BASE 0x6003_C000 -
MCAN_REGS MCAND_BASE 0x6003_C600 -
MCAN_ERROR_REGS MCAND_ERROR_BASE 0x6003_C800 -
MCANSS_REGS MCANESS_BASE 0x6004_4000 -
MCAN_REGS MCANE_BASE 0x6004_4600 -
MCAN_ERROR_REGS MCANE_ERROR_BASE 0x6004_4800 -
MCANSS_REGS MCANFSS_BASE 0x6004_C000 -
MCAN_REGS MCANF_BASE 0x6004_C600 -
MCAN_ERROR_REGS MCANF_ERROR_BASE 0x6004_C800 -
LIN_REGS LINA_BASE 0x6006_0000 -
LIN_REGS LINB_BASE 0x6006_1000 -
SENT_CFG SENT1CSENT_BASE 0x6006_8000 -
SENT_MEM SENT1MEM_BASE 0x6006_8400 -
SENT_MTPG SENT1MTPG_BASE 0x6006_8800 -
SENT_CFG SENT2CSENT_BASE 0x6006_9000 -
SENT_MEM SENT2MEM_BASE 0x6006_9400 -
SENT_MTPG SENT2MTPG_BASE 0x6006_9800 -
SENT_CFG SENT3CSENT_BASE 0x6006_A000 -
SENT_MEM SENT3MEM_BASE 0x6006_A400 -
SENT_MTPG SENT3MTPG_BASE 0x6006_A800 -
SENT_CFG SENT4CSENT_BASE 0x6006_B000 -
SENT_MEM SENT4MEM_BASE 0x6006_B400 -
SENT_MTPG SENT4MTPG_BASE 0x6006_B800 -
SENT_CFG SENT5CSENT_BASE 0x6006_C000 -
SENT_MEM SENT5MEM_BASE 0x6006_C400 -
SENT_MTPG SENT5MTPG_BASE 0x6006_C800 -
SENT_CFG SENT6CSENT_BASE 0x6006_D000 -
SENT_MEM SENT6MEM_BASE 0x6006_D400 -
SENT_MTPG SENT6MTPG_BASE 0x6006_D800 -
UART_REGS、UART_REGS_WRITE UARTA_BASE、UARTA_WRITE_BASE 0x6007_0000 -
UART_REGS、UART_REGS_WRITE UARTB_BASE、UARTB_WRITE_BASE 0x6007_2000 -
UART_REGS、UART_REGS_WRITE UARTC_BASE、UARTC_WRITE_BASE 0x6007_4000 -
UART_REGS、UART_REGS_WRITE UARTD_BASE、UARTD_WRITE_BASE 0x6007_6000 -
UART_REGS、UART_REGS_WRITE UARTE_BASE、UARTE_WRITE_BASE 0x6007_8000 -
UART_REGS、UART_REGS_WRITE UARTF_BASE、UARTF_WRITE_BASE 0x6007_A000 -
DCC_REGS DCC1_BASE 0x6008_0000 -
DCC_REGS DCC2_BASE 0x6008_1000 -
DCC_REGS DCC3_BASE 0x6008_2000 -
ERROR_AGGREGATOR_CONFIG_REGS ERRORAGGREGATOR_BASE 0x6008_C000 -
ESM_CPU_REGS ESMCPU1_BASE 0x6009_0000 -
ESM_CPU_REGS ESMCPU2_BASE 0x6009_1000 -
ESM_CPU_REGS ESMCPU3_BASE 0x6009_2000 -
ESM_SYSTEM_REGS ESMSYSTEM_BASE 0x6009_F000 -
ESM_SAFETYAGG_REGS ESMSAFETYAGG_BASE 0x600A_0000 -
WADI_CONFIG_REGS WADI1BLK1CONFIG_BASE 0x600B_0000 -
WADI_CONFIG_REGS WADI1BLK2CONFIG_BASE 0x600B_0100 -
WADI_CONFIG_REGS WADI1BLK3CONFIG_BASE 0x600B_0200 -
WADI_CONFIG_REGS WADI1BLK4CONFIG_BASE 0x600B_0300 -
WADI_OPER_SSS_REGS WADI1OPERSSS_BASE 0x600B_1000 -
WADI_CONFIG_REGS WADI2BLK1CONFIG_BASE 0x600B_2000 -
WADI_CONFIG_REGS WADI2BLK2CONFIG_BASE 0x600B_2100 -
WADI_CONFIG_REGS WADI2BLK3CONFIG_BASE 0x600B_2200 -
WADI_CONFIG_REGS WADI2BLK4CONFIG_BASE 0x600B_2300 -
WADI_OPER_SSS_REGS WADI2OPERSSS_BASE 0x600B_3000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR1_FLAGS_BASE 0x600C_0000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR2_FLAGS_BASE 0x600C_1000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR3_FLAGS_BASE 0x600C_2000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR4_FLAGS_BASE 0x600C_3000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR5_FLAGS_BASE 0x600C_4000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR6_FLAGS_BASE 0x600C_5000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR7_FLAGS_BASE 0x600C_6000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR8_FLAGS_BASE 0x600C_7000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR9_FLAGS_BASE 0x600C_8000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR10_FLAGS_BASE 0x600C_9000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR11_FLAGS_BASE 0x600C_A000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR12_FLAGS_BASE 0x600C_B000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR13_FLAGS_BASE 0x600C_C000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR14_FLAGS_BASE 0x600C_D000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR15_FLAGS_BASE 0x600C_E000 -
OUTPUTXBAR_FLAG_REGS OUTPUTXBAR16_FLAGS_BASE 0x600C_F000 -
XBAR_REGS INPUTXBAR_FLAGS_BASE 0x600E_0000 -
DLT_FIFO_REGS CPU1DLTFIFO_BASE 0x600F_8000 -
DLT_FIFO_REGS CPU2DLTFIFO_BASE 0x600F_A000 -
DLT_FIFO_REGS CPU3DLTFIFO_BASE 0x600F_C000 -
vbusp_ssu
SSU_GEN_REGS SSUGEN_BASE 0x3008_0000 - - -
SSU_CPU1_CFG_REGS SSUCPU1CFG_BASE 0x3008_1000 - - - - - -
SSU_CPU2_CFG_REGS SSUCPU2CFG_BASE 0x3008_2000 - - - - -
SSU_CPU3_CFG_REGS SSUCPU3CFG_BASE 0x3008_3000 - - - - -
SSU_CPU1_AP_REGS SSUCPU1AP_BASE 0x3008_7000 - - - - - -
SSU_CPU2_AP_REGS SSUCPU2AP_BASE 0x3008_8000 - - - - -
SSU_CPU3_AP_REGS SSUCPU3AP_BASE 0x3008_9000 - - - - -
vbus32_ap_cpu1、vbus32_ap_cpu2、vbus32_ap_cpu3
CPU_SYS_REGS CPUSYS_BASE 0x3020_0000 - - - -
CPU_PER_CFG_REGS CPUPERCFG_BASE 0x3020_8000 - - - -
WD_REGS WD_BASE 0x3020_8C00 - - - -
CPUTIMER_REGS CPUTIMER0_BASE 0x3021_8000 - - - -
CPUTIMER_REGS CPUTIMER1_BASE 0x3021_9000 - - - -
CPUTIMER_REGS CPUTIMER2_BASE 0x3021_A000 - - - -
CPU1_IPC_SEND_REGS CPU1IPCSEND_BASE 0x3022_0000 - - - -
CPU2_IPC_SEND_REGS CPU2IPCSEND_BASE 0x3022_8000 - - - -
CPU3_IPC_SEND_REGS CPU3IPCSEND_BASE 0x3023_0000 - - - -
CPU1_IPC_RCV_REGS CPU1IPCRCV_BASE 0x3024_0000 - - - -
CPU2_IPC_RCV_REGS CPU2IPCRCV_BASE 0x3024_8000 - - - -
CPU3_IPC_RCV_REGS CPU3IPCRCV_BASE 0x3025_0000 - - - -
GPIO_DATA_REGS GPIODATA_BASE 0x3026_8000 - - - -
GPIO_DATA_READ_REGS GPIODATAREAD_BASE 0x3026_9000 - - - -
XINT_REGS XINT_BASE 0x3027_0000 - - - -
vbusp_cpu1、vbusp_cpu2、vbusp_cpu3
C29_RTINT_STACK C29CPURTINTSTACK_BASE 0x3000_8000 - - - -
C29_SECCALL_STACK C29CPUSECCALLSTACK_BASE 0x3000_C000 - - - -
C29_SECURE_REGS C29CPUSECURE_BASE 0x3000_D000 - - - -
C29_DIAG_REGS C29CPUDIAG_BASE 0x3000_E000 - - - -
C29_SELFTEST_REGS C29CPUSELFTEST_BASE 0x3000_F000 - - - -
DLT_CORE_REGS CPUDLT_BASE 0x3001_0000 - - - -
PIPE_REGS PIPE_BASE 0x3002_0000 - - - -
ERAD_REGS ERAD_BASE 0x3003_0000 - - - -