Produktdetails

Sample rate (max) (Msps) 65 Resolution (Bits) 16 Number of input channels 2 Interface type CMOS Analog input BW (MHz) 900 Features High Performance, Low Power Rating Catalog Peak-to-peak input voltage range (V) 3.2 Power consumption (typ) (mW) 142 Architecture SAR SNR (dB) 82 ENOB (Bits) 13.3 SFDR (dB) 90 Operating temperature range (°C) -40 to 105 Input buffer No
Sample rate (max) (Msps) 65 Resolution (Bits) 16 Number of input channels 2 Interface type CMOS Analog input BW (MHz) 900 Features High Performance, Low Power Rating Catalog Peak-to-peak input voltage range (V) 3.2 Power consumption (typ) (mW) 142 Architecture SAR SNR (dB) 82 ENOB (Bits) 13.3 SFDR (dB) 90 Operating temperature range (°C) -40 to 105 Input buffer No
WQFN (RSB) 40 25 mm² 5 x 5
  • Dual channel
  • 16-bit 65 MSPS ADC (max output rate = 31 Msps)
  • Noise floor: –159 dBFS/Hz
  • Ultra-low power: 71 mW/ch at 65 MSPS
  • 16-Bit, no missing codes
  • INL: ±2 LSB; DNL: ±0.2 LSB
  • Reference: external or internal
  • Input bandwidth: 900 MHz (3 dB)
  • Industrial temperature range: –40°C to +105°C
  • On-chip digital down converter
    • Decimation by 2, 4, 8, 16, 32
    • 32-bit NCO
  • Serial CMOS interface
  • Single 1.8-V supply
  • Small footprint: 40-WQFN (5 mm × 5 mm) package
  • Spectral performance (fIN = 5 MHz):
    • SNR: 81.9 dBFS
    • SFDR: 88 dBc HD2, HD3
    • SFDR: 102 dBFS worst spur
  • Dual channel
  • 16-bit 65 MSPS ADC (max output rate = 31 Msps)
  • Noise floor: –159 dBFS/Hz
  • Ultra-low power: 71 mW/ch at 65 MSPS
  • 16-Bit, no missing codes
  • INL: ±2 LSB; DNL: ±0.2 LSB
  • Reference: external or internal
  • Input bandwidth: 900 MHz (3 dB)
  • Industrial temperature range: –40°C to +105°C
  • On-chip digital down converter
    • Decimation by 2, 4, 8, 16, 32
    • 32-bit NCO
  • Serial CMOS interface
  • Single 1.8-V supply
  • Small footprint: 40-WQFN (5 mm × 5 mm) package
  • Spectral performance (fIN = 5 MHz):
    • SNR: 81.9 dBFS
    • SFDR: 88 dBc HD2, HD3
    • SFDR: 102 dBFS worst spur

The ADC3660 device is a low-noise, ultra-low power, 16-bit, 65-MSPS dual-channel, high-speed analog-to-digital converter (ADCs). Designed for low power consumption, the device delivers a noise spectral density of –159 dBFS/Hz, combined with excellent linearity and dynamic range. The ADC3660 offers excellent dc precision, together with IF sampling support, which make the device an excellent choice for a wide range of applications. The ADC consumes only 71 mW/ch at 65 MSPS, and power consumption scales very well with lower sampling rates. In bypass mode (up to 31 MSPS) the output data is available after 1 or 2 clock cycles.

The ADC3660 uses a serial CMOS (SCMOS) interface to output the data which minimizes the number of digital interconnects. The device supports a two-lane, a one-lane and a half lane option. The serialized CMOS interface supports output rates to 250 Mbps which translates to ~ 15 MSPS (2-wire) to ~ 3.75 MSPS (0.5-wire) output rates after complex decimation. Hence the ADC3660 can be operated in ’oversampling + decimating’ mode using the internal decimation filter in order to improve the dynamic range and relax external anti-aliasing filter.

The device comes in a 40-pin WQFN package (5 mm × 5 mm) and supports the extended industrial temperature range of –40 to +105⁰C.

The ADC3660 device is a low-noise, ultra-low power, 16-bit, 65-MSPS dual-channel, high-speed analog-to-digital converter (ADCs). Designed for low power consumption, the device delivers a noise spectral density of –159 dBFS/Hz, combined with excellent linearity and dynamic range. The ADC3660 offers excellent dc precision, together with IF sampling support, which make the device an excellent choice for a wide range of applications. The ADC consumes only 71 mW/ch at 65 MSPS, and power consumption scales very well with lower sampling rates. In bypass mode (up to 31 MSPS) the output data is available after 1 or 2 clock cycles.

The ADC3660 uses a serial CMOS (SCMOS) interface to output the data which minimizes the number of digital interconnects. The device supports a two-lane, a one-lane and a half lane option. The serialized CMOS interface supports output rates to 250 Mbps which translates to ~ 15 MSPS (2-wire) to ~ 3.75 MSPS (0.5-wire) output rates after complex decimation. Hence the ADC3660 can be operated in ’oversampling + decimating’ mode using the internal decimation filter in order to improve the dynamic range and relax external anti-aliasing filter.

The device comes in a 40-pin WQFN package (5 mm × 5 mm) and supports the extended industrial temperature range of –40 to +105⁰C.

Herunterladen Video mit Transkript ansehen Video

Unsere ADC3660-Familie gewann die World Electronics Achievement Awards (WEAA) 2021 für das Produkt des Jahres in der Kategorie Verstärker/Datenumwandlung.

Technische Dokumentation

star =Von TI ausgewählte Top-Empfehlungen für dieses Produkt
Keine Ergebnisse gefunden. Bitte geben Sie einen anderen Begriff ein und versuchen Sie es erneut.
Alle anzeigen 5
Top-Dokumentation Typ Titel Format-Optionen Datum
* Data sheet ADC3660 16-Bit, 0.5 to 65-MSPS, Low-Noise, Low Power Dual Channel ADC datasheet (Rev. B) PDF | HTML 22 Mär 2022
Application note Evaluating High-Speed, RF ADC Converter Front-end Architectures PDF | HTML 26 Mär 2025
Application note High-Speed ADC: How to Properly Terminate Single-ended CMOS Digital Outputs 09 Dez 2020
Application note High Speed SAR ADC: Data Rate, Performance, and Pin Count Optimization PDF | HTML 08 Dez 2020
Analog Design Journal How to simplify AFE filtering via high‐speed ADCs with internal digital filters 10 Jan 2020

Design und Entwicklung

Weitere Bedingungen oder erforderliche Ressourcen enthält gegebenenfalls die Detailseite, die Sie durch Klicken auf einen der unten stehenden Titel erreichen.

Evaluierungsplatine

ADC3660EVM — ADC3660-Evaluierungsmodul für den Dual-Channel, 16-Bit, 0,5 MSPS bis 65 MSPS, rauscharmen, ultra-nie

Das ADC3660 Evaluierungsmodul (EVM) wurde entwickelt, um den ADC3660 Hochgeschwindigkeits-Analog-Digital-Wandler (ADC) auszuwerten. Das ADC3910D125EVM ist mit dem ADC3660 bestückt, einem 16-Bit-Zweikanal-ADC mit CMOS-Schnittstelle, der bis zu 65 MSPS bearbeiten kann.
Benutzerhandbuch: PDF | HTML
GUI für Evaluierungsmodul (EVM)

DATACONVERTERPRO-SW High Speed Data Converter Pro GUI Installer, v5.31

This high-speed data converter pro GUI is a PC (Windows® XP/7/10 compatible) program designed to aid in evaluation of most TI high-speed data converter [analog-to-digital converter (ADC) and digital-to-analog converter (DAC)] and analog front-end (AFE) platforms. Designed to support the entire (...)

Unterstützte Produkte und Hardware

Unterstützte Produkte und Hardware

Simulationsmodell

Example Electrosurgery Reference Design

SLOM512.ZIP (58 KB) - PSpice Model
Simulationstool

PSPICE-FOR-TI — PSpice® für TI Design-und Simulationstool

PSpice® für TI ist eine Design- und Simulationsumgebung, welche Sie dabei unterstützt, die Funktionalität analoger Schaltungen zu evaluieren. Diese Design- und Simulationssuite mit vollem Funktionsumfang verwendet eine analoge Analyse-Engine von Cadence®. PSpice für TI ist kostenlos erhältlich und (...)
Gehäuse Pins CAD-Symbole, Footprints und 3D-Modelle
WQFN (RSB) 40 Ultra Librarian

Bestellen & Qualität

Beinhaltete Information:
  • RoHS
  • REACH
  • Bausteinkennzeichnung
  • Blei-Finish/Ball-Material
  • MSL-Rating / Spitzenrückfluss
  • MTBF-/FIT-Schätzungen
  • Materialinhalt
  • Qualifikationszusammenfassung
  • Kontinuierliches Zuverlässigkeitsmonitoring
Beinhaltete Information:
  • Werksstandort
  • Montagestandort

Empfohlene Produkte können Parameter, Evaluierungsmodule oder Referenzdesigns zu diesem TI-Produkt beinhalten.

Support und Schulungen

TI E2E™-Foren mit technischem Support von TI-Ingenieuren

Inhalte werden ohne Gewähr von TI und der Community bereitgestellt. Sie stellen keine Spezifikationen von TI dar. Siehe Nutzungsbedingungen.

Bei Fragen zu den Themen Qualität, Gehäuse oder Bestellung von TI-Produkten siehe TI-Support. ​​​​​​​​​​​​​​

Videos