ZHCUAD2C October   2016  – August 2021 ADS8900B

 

  1.   摘要
  2.   商标
  3. 1EVM 概览
    1. 1.1 ADS8900EVM-PDK 套件特性
    2. 1.2 ADS8900EVM 特性
  4. 2模拟接口
    1. 2.1 ADS8900B 连接和去耦
    2. 2.2 ADC 放大器输入驱动器
    3. 2.3 电压基准和 VCM 调节
  5. 3数字接口
    1. 3.1 适用于 ADC 数字 I/O 的 multiSPI™
    2. 3.2 板载 EEPROM 的 I2C 总线
  6. 4电源
    1. 4.1 Positive Supply and Test Points
    2. 4.2 负电源
  7. 5ADS8900EVM-PDK 初始设置
    1. 5.1 软件安装
    2. 5.2 差分输入的默认跳线设置
    3. 5.3 用于双极、单端输入的默认跳线
    4. 5.4 用于单极、单端输入的默认跳线
    5. 5.5 ADS8900 评估的外部源要求
  8. 6ADS8900EVM-PDK 操作
    1. 6.1 用于 ADC 控制的 EVM GUI 全局设置
    2. 6.2 寄存器映射配置工具
    3. 6.3 时域显示工具
    4. 6.4 频谱分析工具
    5. 6.5 直方图工具
    6. 6.6 线性分析工具
    7. 6.7 ADS8900BEVM 对 ADS8910B 和 ADS8920B 器件的支持
  9. 7物料清单、PCB 布局和原理图
    1. 7.1 物料清单(BOM)
    2. 7.2 PCB 布局
    3. 7.3 原理图
  10. 8修订历史记录

差分输入的默认跳线设置

该 EVM 可通过跳线配置为差分输入和单端输入。跳线还会影响输入信号的共模(失调电压)要求。某些跳线仅在异常情况下使用,且通常按本节所述进行配置。表 5-1 提供了差分输入的跳线配置。图 5-5 显示了输入满量程信号和 ADC 输出。

表 5-1 全差分输入的跳线配置
跳线默认设置用途
JP1已移除安装后,此跳线将输入 J2 强制连接到 GND 或 VCM。安装此跳线并不用于差分输入,而是用于单端输入。
JP2已移除安装后,此跳线将输入 J3 强制连接到 GND 或 VCM。安装此跳线并不用于差分输入,而可以用于单端输入。
JP32.6V 位置2.5V 和 2.6V 位置均可用于全差分输入信号。2.6V 位置将来自 GND 的信号偏移 0.1V,以尽可能地减少输出摆幅限制所导致的失真。这一偏移之所以起作用,是因为放大器正电源设置为 5.3V。当跳线处于 2.6V 位置时,来自 AINP 和 AINN 的信号输出范围为 0.1V 至 5.1V。当跳线处于 2.5V 位置时,来自 AINP 和 AINN 的信号输出范围为 0V 至 5.0V。
JP4GND 位置该跳线选择负电源电压。默认电路板配置不包括负电源,因此,如果不安装 U6 和关联组件,–0.2V 位置将不起作用。
JP5已移除移除此跳线可将 EEPROM 写保护设置为开启。EEPROM 在出厂时已编程,不需要重新编程,因此建议将写保护保持为开启状态。
GUID-20201204-CA0I-CC75-9DRF-4QBQPCNCCLJZ-low.gif图 5-5 差分输入信号和预期的 ADC 响应